

دانشگاه صنعتی امیرکبیر (پلی تکنیک تهران)

دانشکدهی مهندسی کامپیوتر و فناوری اطلاعات

گزارش اولیه درس سمینار گرایش معماری سیستمهای کامپیوتری

عنوان

ارایه یک روش بین لایهای برای مقابله با خطاهای چند رخدادی گذرا در مدارات ترکیبی

نگارنده

اميرمحمد حاجىصادقى

استاد درس

دكتر مرتضى صاحبالزماني

مرداد ۱۳۹۶



کاهش اندازه ترانزیستورها و کاهش ولتاژ تغذیه، سبب افزایش قابل توجه حساسیت مدارها نسبت به خطاهای نرم شده است. آزمایشهای اخیر نشان میدهند که در تکنولوژیهای سطح نانومتر، سهم شایانی از خطاهای نرم به واسطه گیتهای ترکیبی رخ میدهند. علاوه بر این نشان داده شده است که اصابت ذرات عمدتاً منجر به خطای چندرخدادی گذرا میشود. از اینرو در این پژوهش به بررسی روشهای موجود مقاومسازی با سربار کم در جهت مقابله با خطاهای چندرخدادی گذرا در مدارات ترکیبی پرداخته میشود.

در گذشته و در غیاب روشهای محافظت کننده در برابر خطای نرم، نرخ این خطاها به صورت مستقیم با افزایش تعداد سلولها در طرح افزایش می یافت، ولی در سالهای اخیر خطاهای نرم که به واسطه برخورد یک ذره به عناصر ترتیبی و یا گیتهای ترکیبی که به ترتیب واژگونی تکرخدادی (SEU) و تکرخدادی گذرا (SET) نامیده می شوند، به طور وسیعی مورد مطالعه و بررسی قرار گرفتهاند. در تکنولوژیهای بزرگ تر خطای نرم تاثیر بسزایی بر روی عناصر ترتیبی مدارها دارد و عموماً نرخ خطای نرم با استفاده از کدهای تصحیح خطا و روشهای توکار به مقدار قابل توجهای کاهش می یابد. امروزه با کوچک تر شدن تکنولوژی و رسیدن به ابعاد نانومتر، بسیار محتمل است که برخورد یک ذره پرانرژی، بر روی چندین سلول مجاور در یک مدار تاثیر بگذارد و نهایتاً به واژگونی چندرخدادی در مدارهای ترتیبی (MEU) منجر شود. از این رو پروشهایی با سربار کم و در عین حال مقاوم به عنوان یک مسئله باز مورد تحقیق و پژوهش است.

واژگان کلیدی: مدارات ترکیبی، تحملپذیری اشکال (Fault Tolerance)، اشکال گذرا (Transient Fault)، تک رخدادی گذرا (Multiple Event Transien)

وجهى

## فهرست

| ب   | شكلها                                               | رست | فهر |
|-----|-----------------------------------------------------|-----|-----|
| ١   |                                                     | مقد | ١   |
| ۴   | ﺎﯼ ﻧﺮﻡ                                              | خط  | ۲   |
|     | طریقه شکل گیری خطا                                  |     |     |
|     | اثر برخورد ذره در مدارهای ترکیبی                    |     |     |
| Υ   | ۱.۲.۲ پوشش الکتریکی                                 | •   |     |
| λ   | ٢.٢.٢ پوشش منطقی                                    |     |     |
| ٩   | ٣.٢.٢ پوشش زمانی                                    | •   |     |
| ١٠  | انواع خطا                                           | ٣.٢ |     |
| ١٠  | ۱.۳.۲ خطاهای وابسته به عوامل ساخت                   | •   |     |
| 11  | ۲.۳.۲ خطاهای وابسته به عوامل محیطی                  | •   |     |
| 11  | روشهای سختسازی در زمان طراحی                        | 4.7 |     |
| ١٣  | مدلسازی اشکال در سطح مدار                           | ۵.۲ |     |
| ١۵  | معیارهای اندازه گیری نرخ خطای نرم                   | ۶.۲ |     |
| ١٧  | ر پیشینه تحقیق                                      | مرو | ٣   |
| ١٧  | SRAM                                                | ۲.۳ |     |
| ۲٠  |                                                     | ۲.۳ |     |
|     | Flip-Flop                                           |     |     |
| ۲۳  | مدارهای ترکیبی<br>تخمین نرخ خطای نرم                | ۴.۳ |     |
| ٣٢  | تخمین نرخ خطای نرم                                  | ۵.۳ |     |
| ٣٢  | ۱.۵.۳ تزریق اشکال مبتنی بر شبیهسازی بردارهای تصادفی | J   |     |
|     | ۲.۵.۳  روشهای مبتنی بر نمودار تصمیم گیری دودویی     |     |     |
|     | ۳.۵.۳ روشهای مبتنی بر ارضاپذیری بولی                |     |     |
|     | ۴.۵.۳ روشهای مبتنی بر احتمال انتشار اشکال           |     |     |
| ٣۶  | ۵.۵.۳ تخمین نرخ خطای نرم آگاه از تغییرات ساخت       |     |     |
| ٣٩  | شهای موجود                                          | چال | ۴   |
| ۴١  | عبندى                                               | جم  | ۵   |
| × • |                                                     | 1.  | ے   |

# فهرست شكلها

| ۲    | شکل ۱-۱: افزایش سرعت رشد عدم اتکاپذیری با هر نسل از فناوری ساخت                                |
|------|------------------------------------------------------------------------------------------------|
| ۲    | شکل ۲-۱: میزان سرعت رشد خطاهای نرم، تغییرات فرآیند ساخت و سالخوردگی در هر نسل از فناوری        |
| ۵    | شکل ۲-۱: ایجاد الکترون-حفره در نیمههادی در اثر برخورد ذره پرانرژی                              |
| ۶    | شکل ۲-۲: انتشار پالس ناخواسته در مدار                                                          |
| قی و | شکل ۲-۳: فرآیند تولید خطای نرم شامل برخورد ذره و تولید پالس گذرا، انتشار از طریق دروازههای منط |
| ٧    | ذخيره در فليپفلاپ مدار                                                                         |
| ۸    | شكل ٢-۴: مثالى از پوشش الكتريكى                                                                |
| ٩    | شكل ٢-۵: مثالى از پوشش منطقى                                                                   |
| ١٠   | شکل ۲-۶: مثالی از پوشش زمانی                                                                   |
| ۱۲   | شکل ۲-۷: افزونگی زمانی برای تشخیص خطاهای تکرخدادی در مدارات ترکیبی                             |
| ۱۲   | شکل ۱۲-۸: افزونگی سختافزار جهت تشخیص خطای تکرخدادی در مدارات ترکیبی                            |
| ۱۲   | شکل ۹-۱۲: افزونگی سختافزار جهت تشخیص خطای تکرخدادی در مدارات ترتیبی                            |
| ۱۳   | شکل ۲-۱۰: روش افزونگی سه برابرسازی ماژول                                                       |
| ۱۴   | شکل ۲-۱۱: فرآیند برخورد ذره و تبدیل جریان گذرای ناشی از برخورد به پالس ولتاژ گذرا در خروجی     |
| ۱۸   | شکل ۳-۱: ساختار سلول SRAM، ۱۳ ترانزیستوری مقاوم در برابر خطاهای چند رخدادی                     |
| ۱۹   | شکل ۳-۲: ساختار سلول SRAM، ۱۲ ترانزیستوری مقاوم در برابر خطاهای چند رخدادی                     |
| ۱۹   | شکل ۳-۳: ساختار سلول SRAM، مقاوم در برابر خطاهای چند رخدادی                                    |
| ۲٠   | شکل ۳-۴: ساختار سلول لچ، مقاوم در برابر خطاهای چند رخدادی                                      |
| ۲۱   | شکل ۳-۵: ساختار سلول لچ، مقاوم در برابر خطاهای چند رخدادی                                      |
| ۲۲   | شکل ۳-۶: ساختار فلیپ فلاپ، مقاوم در برابر خطاهای چند رخدادی                                    |
| ۲۲   | شکل ۳-۷: ساختار فلیپ فلاپ، مقاومسازی شده در برابر خطاهای چند رخدادی                            |
| ۲۵   | شکل ۳-۸: ساختار فیلتر پیشنهادی جهت حذف اثرات خطاهای تک رخدادی                                  |
|      | شکل ۹-۳: ساختار سلول معکوس کننده سختسازی شده                                                   |
| ۲۶   | شکل ۳-۱۰: روند تخمین نرخ خطای نرم در مقاله                                                     |
|      | شکل ۳-۱۱: تاثیر جایابی صورت گرفته با هدف کاهش خطا چند رخدادی بر طول سیم مصرفی مسیریابی         |
| ۲۸   | شکل ۳-۱۲: چارچوب کلی فرآیند جایابی آگاه از خطا پیشنهادی مقاله                                  |
| ٣٠   | شکل ۳-۱۳: چارچوب اعمال روش پیشنهادی مقاله بر روند معمول عملکرد ابزارهای طراحی                  |
| ٣١   | شكل ۳-۱۴: چارچوب كلى روش پيشنهادى مقاله                                                        |
| ٣٢   | شكل ٣-١٥: چارچوب كلى روش پيشنهادى مقاله                                                        |

#### ا مقدمه

محیط پیرامون ما آکنده از ذرات پرانرژی است که با چشم غیرمسلح قابل دیدن نبوده و عملکرد دستگاههای دیجیتالی را تحت تاثیر قرار میدهند. زمانی که این ذرات پرانرژی به مناطق حساس تجهیزات دیجیتالی برخورد میکنند، میتواند موجب اختلال در عملکرد آنها شوند؛ اثرگذاری این ذرات بر تراشههای دیجیتالی به پارامترهای مختلفی وابسته است. برخورد این ذرات میتواند تاثیر قابل مشاهدهای نداشته باشد، مقدار ذخیره شده در عنصر حافظه را تغییر دهد و یا در مواردی میتواند به خرابی دائمی تراشه منجر شود.

امروزه ساخت و تولید مدارهای دیجیتال که در برابر تاثیرات تشعشات فضایی مقاوم عمل کنند، به امری معمول در فرآیند طراحی تبدیل شده است. افزایش بروز خطای نرم ناشی از برخورد ذرات باردار که زمانی تنها در تاسیسات فضایی و سفینهها مشکل ساز بود، موجب شده تا مدارات دیجیتال مورد استفاده در سطح زمین نیز در حین ساخت در برابر خطاهای نرم سخت سازی گردند. در یک نوع دستهبندی می توان تاثیر تشعشات را به دو بخش تقسیم نمود: ۱) دسته اول ناشی از برخورد ذراتی مانند الکترونها بوده که منجر به بروز اثرات فرسایشی بر روی مدارها می شود. ۲) و دسته دوم که از برخورد ذرات پرانرژی مانند پروتون، نوترون و ذرات آلفا منشأ شده و خود را به صورت جریانات لحظهای در مدار نشان می دهند [۱].

با کاهش اندازه ترانزیستورها، کاهش ولتاژ تغذیه و بالا رفتن فرکانس کاری سیستمها، علاوهبر افزایش اثرپذیری مدارات از برخورد ذرات، در موارد بسیاری نیز منجربه بروز رخداد دو خطای همزمان در مدارات شده است. از اینرو مداراتی که در برابر رخداد خطای تکی سختسازی شدهاند، بار دیگر دچار خطا شده و عملاً سختسازی صورت گرفته، سختسازی صورت گرفته، سختسازی صورت گرفته، از خطاها فاقد اعتبار خواهد بود. بررسیهای اخیر صورت گرفته، احتمال وقوع خطاهای چندرخدادی برای فناوریهای زیر ۵۰ نانومتر را با احتمال بروز خطاهای تکرخدادی برابر نشان داده، و منشأ نیمی از خطاهای موجود در مدارات دیجیتال که به سبب برخورد ذرات باردار به وجود آمدهاند را چندرخدادی میداند. بنابراین امروزه طراحی و سختسازی مجدد مدارات برای مقابله با خطاهای چندرخدادی امری ضروری است [۲].

در میان تمام عواملی که بر کاهش اتکاپذیری سیستم تاثیر می گذارند؛ خطای نرم، تغییرات فرآیند ساخت و تغییرات وابسته به زمان از اهمیت بیشتری برخوردار هستند، چرا که بخش عمدهای از کاهش اتکاپذیری را منشأ می شوند. کوچک شدن مدارات و رسیدن به مقادیر زیر میکرون، نرخ افزایش عدم اتکاپذیری دستگاهها را سرعت بخشیده است. شکل ۱-۱ نشان می دهد که سرعت عدم اتکاپذیری برای هر نسل از فناوری ساخت به صورت نمایی در حال رشد است.



شکل ۱-۱: افزایش سرعت رشد عدم اتکاپذیری با هر نسل از فناوری ساخت [۳]

در این بین همانطور که در شکل ۱-۲ نشان داده شده است، نرخ رشد عدم اتکاپذیری خطاهای نرم نسبت به سایر موارد مانند تغییرات فرآیند ساخت یا تغییرات وابسته به زمان بسیار بیشتر است.



شکل ۱-۲: میزان سرعت رشد خطاهای نرم، تغییرات فرآیند ساخت و سالخوردگی در هر نسل از فناوری [۳]

تا سال ۲۰۱۰ خطاهای چندرخدادی یا خطاهای چند بیتی صرفاً مورد بحث و مشاهده قرار می گرفتند، و هیچگاه اهمیت آنها به حدی نبود که به عنوان مشکل جدی مورد بررسی گیرند. اما در سالهای اخیر تعداد خطاهای چندرخدادی به حدی رسیده که نمی توان از آن به عنوان یک اثر جانبی یاد کرد و بررسی آن از خطاهای تکرخدادی واجبتر است. در سالهای اخیر تعداد این خطاها در فناوریهای زیر ۱۰۰ نانومتر تقریباً برابر با خطاهای تکرخدادی است [۴]. به عبارت بهتر آنچه باعث رخداد خطاهای نرم در یک سیستم می گردد، در نزدیک به ۵۰ درصد از موارد مرتبط با خطاهای چند رخدادی است [۵]. همچنین آزمایشهای اخیر نشان می دهند که در تکنولوژیهای سطح نانومتر، سهم شایانی از خطاهای نرم به واسطه گیتهای ترکیبی رخ می دهند [۶]. از این رو

بررسی روشهای مقاوم و با سربار کمتر از روشهای موجود در جهت مقابله با خطاهای چندرخدادی گذرا در مدارات ترکیبی حائز اهمیت میباشد.

## ۲ خطای نرم

همانطور که در بخش قبل نیز به آن اشاره شد، خطای نرم ناشی از تشعشعات، مهمترین تهدید رو به افزایش برای قابلیت اطمینان مدارهای مجتمع تولید شده در فناوریهای پیشرفته CMOS به حساب می آید. خطای نرم به رخدادیهایی اطلاق می شود که در آن، داده و اطلاعات دچار خرابی می شود اما خود سامانه یا دستگاه دچار اشکال دائمی نشده است. در مقابل، خطای سخت به یک خطای سخت افزاری دائمی اطلاق می شود. یک خطای نرم می تواند باعث خرابی داده ای شود که ممکن است کشف بشود یا نشود و از طرف دیگر، می تواند باعث عملکرد اشتباه یک مدار و حتی از کارافتادگی سامانه گردد. در ادامه به معرفی مختصر ساز و کار بروز خطای نرم و انواع آن پرداخته می شود.

#### 1.۲ طریقه شکل گیری خطا

دو مکانیسیم اصلی وجود دارد که منجر به خطا در اثر برخورد ذرات پرانرژی کیهانی میشود. مکانیزم اول برخورد مستقیم است که در آن برخورد ذره اصلی به نیمههادی (سیلیکون) منجر به خطا میشود و نفوذ خود در نیمههادی را تا جایی ادامه میدهد که تمامی انرژی خود را از دست بدهد. مکانیزم دوم برخورد غیر مستقیم بوده که در آن ذره اصلی آنقدر انرژی ندارد که بتواند به تنهایی خطا ایجاد کند، اما برخورد این ذره با هسته مواد نیمههادی سازنده تراشه الکترونیکی، و واکنش هستهای بین این دو ذره، منجر به ایجاد ذرههایی میشود که قادر به ایجاد خطا هستند [۷].

در برخورد مستقیم، یونهای سنگین عامل اصلی ایجاد خطا هستند در حالی که در برخورد غیرمستقیم ذراتی مانند پروتون، نوترون، آلفا، و گاما که در اثر واکنشهای هستهای ایجاد میشوند، نقش اصلی را ایفا میکنند. برای نشان دادن مقدار انرژی که ذره پس از برخورد با سطح تراشه و نفوذ در آن از دست میدهد از یارامتر LET <sup>۵</sup> استفاده میشود. اگر مقدار بار مقدار بار الکتریکی که ذره در

<sup>r</sup> Direct ionization

<sup>&</sup>lt;sup>1</sup> Complementary Metal Oxide Semiconductor

<sup>&</sup>lt;sup>†</sup> Hard error

<sup>&</sup>lt;sup>\*</sup> Indirect ionization

<sup>&</sup>lt;sup>a</sup> Linear Energy Transfer

اثر برخورد با نیمه هادی در آن ایجاد می کند نسبت داد. به این صورت که مقدار LET را به چگالی ماده سازنده تراشه تقسیم می شود، بنابراین مقدار LET مستقل از ماده سازنده تراشه خواهد شد. شکل 1-1 مراحل برخورد تا اتمام انرژی ذره بعد از برخورد را نشان می دهد.



شکل ۲-۱: ایجاد الکترون-حفره در نیمههادی در اثر برخورد ذره پرانرژی آ

زمانی که یک ذره پرانرژی به یک سیستم دیجیتالی برخورد می کند، این ذره در مناطق حساس مدار می تواند منجر به خرابی و اختلال شود، یکی از این مناطق حساس پیوند P/N است که به صورت معکوس بایاس شده باشد. میدان الکتریکی موجود در پیوند دیودی زمانی که دیود بایاس معکوس شده باشد بطور موثری بار الکتریکی که در اثر برخورد ذره باردار ایجاد شده است را از خود عبور می دهد و همین جریان منجر به ایجاد یک اتصال کوتاه در دیود شده و جریانی در پیوند ایجاد می شود. بنابراین با همین استدلال پیوندهای دیودی که در ترانزیستورها هستند، نیز در مواقعی که به صورت معکوس بایاس شده باشند، جزو مناطق حساس به خطا محسوب می شوند. در تکنولوژی های کمتر از ۱۰۰ میکرومتر این پدیده منجر به اتصال کوتاه شدن ناحیههای سورس و درین می شود و جریانی ناخواسته ایجاد می شود، همانند این که ترانزیستور برای لحظه ای کوتاه روشن شده باشد [۸].

ذرات پرانرژی می تواند به بخشهای ترتیبی مدار مثل حافظهها برخورد کرده و منجر به تغییر منطق ذخیره شده در حافظه شوند و یا به بخشهای ترکیبی برخورد کنند، در این حالت برخورد ذره به هریک از گرههای مدار می تواند یک تغییر از صفر به یک یا از یک به صفر را در گره ایجاد کند. اگر دامنه پالس ایجاد شده بزرگتر از حاشیه نویز گیتی باشد که این پالس از آن عبور می کند، در آن صورت بنابه شرایطی این پالس از گیت عبور کرده و تقویت می شود و این قابلیت را پیدا کرده تا در مدار انتشار یابد. انتشار پالس ناخواسته ایجاد شده در اثر برخورد ذره باردار، در صورتی امکان پذیر است که مسیری در مدار همان طور که در شکل ۲-۲ نشان داده شده است از گره

<sup>&</sup>lt;sup>5</sup> Sub-Micron

مورد نظر به خروجی یا فلیپ فلاپ وجود داشته باشد. پالس ناخواسته ایجاد شده در گره F، در صورتی که مسیرهای قرمز رنگ فعال باشند و پالس قبل از بسته شده فلیپ فلاپ به ورودی آن برسد، در فلیپ فلاپ ذخیره شوه و منجر به از بین رفتن اطلاعات درست میشود [۷].



شکل ۲-۲: انتشار پالس ناخواسته در مدار

## ۲.۲ اثر برخورد ذره در مدارهای ترکیبی

پس از برخورد ذره به یک ترانزیستور در مدار، بار جمع آوری شده خود را به شکل پالس ولتاژ گذرا، یک تغییر ولتاژ لحظهای از یک به صفر و یا از صفر به یک در خروجی یکی از دروازههای مدار نشان می دهد. برای این که این پالس گذرا در مدار منجر به خطای نرم شود، بایستی در مدار ترکیبی منتشر شده و در نهایت به ورودی یک عنصر حافظه مانند لچ یا فلیپ فلاپ برسد و در آن ذخیره شود. ارتفاع و عرض پالس تولید شده حین انتشار از دروازههای منطقی کاهش یافته و در نهایت پالسی که احتمالاً تغییر یافته است، بایستی با ارتفاع و عرض قابل قبول در یک بازه زمانی مشخص در ورودی عناصر حافظه مدار حاضر باشد تا به صورت یک خطای نرم در آنها ذخیره شود. در صورتی که ورودی های دروازهها به طور منطقی، از انتشار پالس گذرا جلوگیری کنند و یا انتشار از دروازهها باعث شود که ارتفاع و عرض پالس گذرا از اندازه معینی کمتر شود و یا در نهایت، پالس گذرا در خارج از بازه زمانی

مشخص به فلیپفلاپ برسد، پالس گذرا اصطلاحاً پوشش  $^{V}$  داده می شود. در شکل  $^{V}$  فرآیند تولید خطای نرم آورده شده است.



شکل ۲-۳: فرآیند تولید خطای نرم شامل برخورد ذره و تولید پالس گذرا، انتشار از طریق دروازههای منطقی و ذخیره در فلیپفلاپ مدار [۹]

در تکنولوژیهای قدیمی تر، برخی شرایط که باعث پوشش پالسهای گذرا در مدار می شد، از وقوع این سناریو جلوگیری می نمود، و در نتیجه نرخ خطای نرم در مدارهای منطقی پایین بود. اما با پیشرفت تکنولوژی، توانایی پوشش در دروازههای منطقی کاهش یافته است. در ادامه، به بررسی هر کدام از این شرایط با جزئیات بیشتر خواهیم پرداخت.

## $^{\Lambda}$ پوشش الکتریکی این الکتریکی

همانطور که یک پالس گذرا از طریق زنجیره مدار ترکیبی منتشر میشود، با عبور پالس از ورودی به خروجی هر دروازه، یکسری تضعیفها (در پارامترهایی ماند ارتفاع و عرض شکل موج پالس گذرا) رخ می دهد. اگر ارتفاع پالس تا حدی کاهش یابد که عملاً پالس گذرا تغییر منطق در مقدار خود را نشان ندهد، یا این که عرض پالس تا اندازهای کم شود که ملزومات زمانی یک عنصر حافظه را برآورده نکند و عملاً عنصر حافظه نتواند آن پالس را در خود ذخیره کند، گفته می شود که پالس گذرا به طور الکتریکی پوشش داده شده است. میزان پوشش الکتریکی که در هر دروازه رخ می دهد تابعی از تأخیر آن دروازه و همچنین ارتفاع و عرض پالس گذر است [۹]. شکل ۲-۴

Y Mask

<sup>&</sup>lt;sup>A</sup> Electrical Masking

مثالی از این که یک پالس گذرا با عبور از یک زنجیره منطقی تضعیف می شود را نشان می دهد. خصوصیات پالس گذرا با عبور متوالی از دروازه های موجود در زنجیره منطقی مدار کاهش می یابد.



شكل ٢-٢: مثالى از پوشش الكتريكي

رویه کلی پیشرفت تکنولوژی و کاهش تعداد طبقات خط لوله <sup>۹</sup> به منظور کاهش زمان سیکل ساعت، اثر پوشش الکتریکی را کاهش می دهد چرا که سطوح مداری در هر طبقه از خط لوله کمتر خواهد شد. این به آن معناست که یک پالس گذرا پیش از این که به یک عنصر حافظه برسد، از تعداد دروازههای منطقی کمتری عبور خواهد کرد. علاوه بر این، کاهش اندازهها در تکنولوژیهای جدید، پوشش الکتریکی را از دو سو تحت تأثیر خود قرار می دهد. اول این که کاهش ابعاد منجر به کاهش اندازه بار بحرانی در مدار خواهد شد، به این معنی که پارامترهای شکل موجهای گذرا (از لحاظ ارتفاع و عرض) کاهش خواهند یافت. همچنین، به دلیل این که تأخیر انتشار با کاهش ابعاد تکنولوژی کم می شود، میزان تضعیف شکل موجها که در هر دروازه به طور جداگانه رخ می داد، کمتر خواهد شد. در نتیجه با پیشرفت تکنولوژی اثر پوشش الکتریکی کاهش خواهد یافت و آسیبپذیری مدارها در برابر خطای نرم بیشتر خواهد شد.

## ۲.۲.۲ يوشش منطقي ۱۰

هنگامی که یک ذره به قطعهای در یک مدار ترکیبی برخورد می کند، تنها در صورتی پالس گذرای ناشی از آن می تواند حالت یک عنصر حافظه را تغییر دهد که یک مسیر تحریک شده منطقی از محل برخورد تا آن عنصر حافظه وجود داشته باشد. این که یک مسیر تحریک شده وجود داشته باشد تابعی از ورودی هایی است که به کل مدار اعمال می شود. مدار شکل ۲-۵ را در نظر بگیرید. پالس گذرایی که در خروجی دروازه Ga بر اثر رخداد یک پالس گذرا به وجود آمده به دلیل این که ورودی دیگر دروازه Gb دارای مقدار منطقی صفر است، به خروجی منتقل

<sup>&</sup>lt;sup>9</sup> Pipeline

<sup>\&#</sup>x27; Logical Masking

نمی گردد و خروجی کماکان مقدار منطقی صفر را نگه میدارد. در نتیجه پالس گذرا در این نقطه از مدار پوشش داده می شود و به نقاط دیگر مدار منتشر نمی شود. به این فرآیند اصطلاحاً پوشش منطقی گفته می شود. میزان پوشش منطقی که در یک مدار رخ می دهد، خاصیتی از تابعی است که آن مدار پیاده سازی می کند و نسبت به همه پارامترهای تکنولوژی مستقل است و در نتیجه پیشرفت تکنولوژی بر میزان آن در یک مدار بی تأثیر خواهد بود.



شکل ۲-۵: مثالی از پوشش منطقی

## ۳.۲.۲ پوشش زمانی ۱۱

حتی اگر یک ذره به یک دروازه در یک مسیر تحریک شده مناسب برخورد کند و یک پالس گذرا تولید کند که در نهایت ارتفاع و عرض مناسب برای تغییر مقدار ذخیره شده در عنصر حافظه منتهی به آن مسیر را داشته باشد، این پالس بایستی در بازه زمانی مشخصی به ورودی عنصر حافظه برسد. این بازه زمانی که طی آن، عنصر حافظه مقدار جدیدی را ذخیره میکند، به عنوان پنجره ذخیرهسازی<sup>۱۲</sup> یک عنصر حافظه شناخته میشود و معمولاً با حاصل جمع زمانهای نگهداری<sup>۱۳</sup> و برپایی<sup>۱۴</sup> آن عنصر ترتیبی بخصوص نشان داده میشود. پالسهایی که به ورودی عناصر حافظه در زمانی غیر از این بازه زمانی میرسند، اصطلاحاً به صورت زمانی پوشش داده میشوند [۹]. شکل ۲-۶ پوششهای زمانی مختلف را نشان میدهد. در این شکل، فرض بر این است که عنصر ترتیبی یک فلیپفلاپ حساس به لبه بالارونده ساعت میباشد، به این معنا که پنجره ذخیرهسازی حول لبه بالارونده ساعت متمرکز شده است. در شکل ۲-۶ شکل موج بالای تصویر سیگنال ساعت را نشان میدهد و خطوط نقطه چین پنجره زمانی را نمایش میدهد. همانطور که در این شکل نشان داده شده است، یک پالس گذرا مقداری که در

<sup>11</sup> Timing Masking

<sup>&</sup>quot; Latching Window

<sup>&</sup>lt;sup>\r</sup> Hold Time

<sup>\`</sup>Setup Time

فلیپ فلاپ ذخیره شده را تنها زمانی تغییر میدهد که مقدار پالسی گذرا در بازه پنجره ذخیرهسازی در ورودی داده فلیپ فلاپ حاضر باشد.



شکل ۲-۶: مثالی از پوشش زمانی [۹]

ادامه مقیاسبندی تکنولوژی میزان پوشش زمانی را کاهش میدهد. کاهش بار بحرانی به این معناست که پالسهای گذرای در حال انتشار عرضهای بیشتری خواهد داشت و کاهش تأخیر دروازهها به این معناست که هم طول پالس ساعت و هم پنجره ذخیرهسازی کوچکتر خواهد شد. ترکیب این اثر احتمال این که یک پالس گذرا که به ورودی یک فلیپ فلاپ برسد را افزایش میدهد، به این معنا پوشش زمانی به تعداد دفعات کمتری اتفاق میافتد.

#### ٣.٢ انواع خطا

#### ۱.۳.۲ خطاهای وابسته به عوامل ساخت

دسته اول از خطاها مربوط به مراحل انجام شده در فرآیند ساخت تراشهها است. با این وجود توجه به این نکته ضروری است که تغییر در فرآیند و فناوری ساخت تراشهها، به منظور بهبود در برابر خطا، هزینه بسیار زیادی به دنبال خواهد داشت. از این رو بررسی و مقاومسازی خطاهای ناشی از عوامل محیطی مقرون به صرفه تر بوده و اغلب تمرکز بر روی خطاهای ناشی از عوامل محیطی است.

#### ۲.۳.۲ خطاهای وابسته به عوامل محیطی

بخش عمده خطای سیستمها به سبب عوامل محیطی اعم از محل و نوع کاربرد تراشه رخ میدهد. این خطاها را می توان براساس منشأ بروز به سه دسته تقسیم نمود:

- ۱- تشعشع یون
- ٢- تشعشع الكترومغناطيس
- ٣- تغييرات ولتاژ منبع تغذيه

## ۴.۲ روشهای سختسازی در زمان طراحی

روشهای سختسازی در زمان طراحی اغلب برای شناخت، یا شناخت و تصحیح خطا از افزونگی استفاده می کنند. این افزونگیها ممکن است سختافزاری، زمانی، مکانی و یا ترکیبی از چند نوع افزونگی باشد. به طور کلی روشهای سختسازی زمان طراحی و مبتنی بر افزونگی را می توان به دو دسته تقسیم نمود:

- ۱- روشهای افزونگی تشخیص خطا
  - افزونگی سختافزاری
    - افزونگی زمانی
    - افزونگی مکانی
  - کدگذاری تشخیص خطا
- ۲- روشهای افزونگی تشخیص و کاهش خطا
  - سه برابر سازی ماژول (TMR<sup>۱۰</sup>)
- کدگذاری جهت تشخیص و تصحیح خطا
  - سختسازی سلولهای تراشه

روشهای افزونگی سختافزار اغلب جهت تشخیص خطاهای تکرخدادی پایدار استفاده می شود، در حالی که روش افزونگی زمان معمولاً جهت تشخیص خطاهای تکرخدادی گذرا بکار برده می شود. در شکل ۲-۳ یک

<sup>1</sup> Triple Modular Redundancy

نمونه استفاده از افزونگی زمانی برای تشخیص خطای تکرخدادی در مدارات ترکیبی نشان داده شده است. در این روش با دریافت خروجی از بخش ترکیبی مدار در دو زمان مختلف وقوع یا عدم وقوع خطا بررسی میشود [۱].



شکل ۲-۷: افزونگی زمان برای تشخیص خطاهای تکرخدادی در مدارات ترکیبی

شکل ۲-۴ و ۲-۵ به ترتیب یک نمونه استفاده از افزونگی سختافزار در مدارات ترکیبی و ترتیبی جهت مقابله با خطاهای تکرخدادی گذرا و دائمی را نشان میدهد. معمول ترین روش در افزونگی سختافزاری روش دو برابرسازی و مقایسه است.



شکل ۲-۸: افزونگی سختافزار جهت تشخیص خطای تکرخدادی در مدارات ترکیبی



شکل ۲-۹: افزونگی سختافزار جهت تشخیص خطای تکرخدادی در مدارات ترتیبی

روش سه برابرسازی ماژول، یکی از پرکاربردترین روشهای کاهش خطا به حساب می آید. این روش به دلیل قدرت فوق العاده در کشف و تصحیح خطا همچنان مورد استفاده قرار می گیرد. هرچند سربار توان، مساحت و تأخیر آن بسیار بالاست اما روشهای جدید و امروزی پایه کار خود را بر اساس این روش قرار داده و سپس سعی در بهبود سربار توان و مساحت می نمایند. شکل ۲-۶ نمونه ای از روش TMR را نشان می دهد.

استفاده از کدگذاری از دیگر روشهای تشخیص و تصحیح خطا است، که معمولاً برای سلولهای حافظه مورد استفاده قرار می گیرد. این روش برای تشخیص خطاهای چندرخدادی نیز قابل بهرهبرداری است. ساده ترین شکل کدگذاری جهت تشخیص و تصحیح خطا روش کد همینگ است [۱].

یکی دیگر از روشهای پرکاربرد جهت کاهش خطا، روش سختسازی سلولهای تراشه است. روال کار در این روش آن است که با افزودن یک ترانزیستور در پایین ترین سطح یا مقاومت، خازن و دیود در سطوح بالاتر، مقدار ذخیره شده در تراشه بازگردانی می شود تا از وقوع خطا جلوگیری نماید. امروزه بیشتر تلاشها در لایههای پایین و نزدیک به ترانزیستور در همین زمینه صورت می پذیرد.



شکل ۲-۱۰: روش افزونگی سه برابرسازی ماژول

## ۵.۲ مدلسازی اشکال در سطح مدار

مدلهای سطح مدار به شبیهسازی ارتباط مابین ترانزیستورها میپردازند، و این که ذره باردار چگونه، و به چه ترتیب، اثری از خود برجای میگذارد و این که در برخورد با قطعه نیمههادی چه بلایی بر سر ذره خواهد آمد هیچ اهمیتی ندارد. آن چه حائز اهمیت است تاثیر ولتاژیا جریان حاصل از برخورد ذره است. معروف ترین مدل شبیهسازی ذره باردار در سطح مدار، مدل نمایی دوتایی است، که در رابطه ۲-۱ نشان داده شده است [۱۰]. این رابطه وابسته

به زمان  $\tau_r$  و مقدار  $Q_{Total}$  است. بدین معنا که اثر ذره باردار از طریق میزان  $Q_{Total}$  و زمان صعود و فرود تعیین می گردد. معمولاً پارامترهای این مدل به گونهای است که در مرتبه زمانی ۱۰ پیکو ثانیه سیگنال بالا می ود $^{16}$  و در مرتبه زمانی بین  $^{17}$  تا  $^{17}$  پیکو ثانیه سیگنال پایین می آید $^{18}$ . این که بزرگی سیگنال به صورت دقیق چه مقداری باشد، وابسته به عواملی از جمله انرژی ذره، ابعاد قطعه، محل برخورد ذره، جنس مواد و نوع ذره است.

$$I_{inj}(t) = \frac{Q_{\text{Total}}}{\tau_r - \tau_f} \left( e^{\frac{t}{\tau_r}} - e^{\frac{t}{\tau_f}} \right)$$
 (1-Y)

یکی از موارد استفاده این مدلها، استخراج نرخ خطای نرم با استفاده از شبیه سازی مدار است. به این منظور نیاز است که منبع جریانی مشابه جریان تولید شده به واسطه برخورد ذره مطابق با مدل بالا، در هر یک از نقاط حساس مدار اضافه شود و تأثیر آن در خروجی مدار مشاهده گردد. شکل ۱۱-۲ نمایی کلی از فرآیند برخورد ذره و تبدیل جریان گذرای ناشی از برخورد به پالس ولتاژ گذرا در خروجی ترانزیستور را نشان می دهد.



شکل ۲-۱۱: فرآیند برخورد ذره و تبدیل جریان گذرای ناشی از برخورد به پالس ولتاژ گذرا در خروجی

برای اندازه گیری میزان حساسیت عناصر حافظه در مدارها به برخورد ذره، و یا به عبارت دیگر استخراج نرخ خطای نرم در مدار، نیز می توان از شبیه سازی های سطح مدار استفاده نمود. برای این کار ابتدا نیاز به اندازه گیری

۱۴

<sup>18</sup> Rise Time

<sup>&</sup>lt;sup>۱۷</sup> Fall Time

بار بحرانی ۱۸ میباشد که عبارت است از حداقل میزان بار منتقل شده توسط ذرات که باعث وقوع واژگونی تکرخدادی یا خطای نرم در این عناصر حافظهای می گردد. برای محاسبه بار بحرانی تعدادی مدل برای ذرات آلفا با انرژیهای متفاوت به شبیه سازی مدار اضافه می گردد. مدلی که با کمترین انرژی بتواند در مدار خطای نرم تولید کند، میزان بار بحرانی را تعیین می نماید [۱].

#### ۶.۲ معیارهای اندازهگیری نرخ خطای نرم

نرخ رخداد خطای نرم به واسطه برخورد ذرات پرانرژی به عناصر حافظه یا قسمتهای ترکیبی در یک سیستم را نرخ خطای نرم می گویند. نرخ خطای نرم یک سیستم به شکل خرابی در زمان ۱۹ (FIT)، اندازه گیری و گزارش داده می شود که معادل با تعداد خرابیهای رخ داده در زمان ۱۰۹ ساعت کار آن سیستم تعریف می شود. مقدار FIT برای یک سیستم معمولاً از ضرب نرخ خام برخورد ۲۰ و یک عامل کاهشی ۲۱ محاسبه می شود. به عبارت دیگر، معیار FIT می تواند بر طبق رابطه ۲-۲ محاسبه شود [۱].

$$FIT = (RawStrikeRate) * (Derating)$$
 (Y-Y)

عامل کاهشی به این صورت تعریف می شود که برابر است با احتمال این که برخورد یک ذره، خود را به صورت یک خطای قابل مشاهده بروز دهد. چیزی که واقعا عامل کاهشی را تعیین می کند بسیار به نحوه تعریف خطای قابل مشاهده بستگی دارد. در مورد یک بلوک منطقی، یک خطای قابل مشاهده می تواند به حالتی اطلاق شود که یک برخورد منجر به محاسبه مقدار نادرست در خروجی آن بلوک گردد. در این حالت، مقدار کاهش با توجه به میزانی که عوامل پوششی سه گانه (الکتریکی، منطقی و زمانی) ممکن است در آن بلوک تأثیرگذار باشند، تعیین می گردد. در مورد یک سیستم، یک خطای قابل مشاهده ممکن است به حالتی گفته شود که یک اشکال منجر به

<sup>19</sup> Failure in Time

<sup>&</sup>lt;sup>1</sup> Critical Charge

<sup>&</sup>lt;sup>r</sup> Raw Strike Rate

<sup>&</sup>quot; Derating Factor

ناهمگرایی<sup>۲۲</sup> در حالت رخ داده معماری گردد. در این حالت، میزان پوششی که معماری در یک سیستم از خود نشان می دهد، نفتش اصلی را در تعیین فاکتور پوششی ایفا می کند.

برخی مواقع بخصوص اگر تابع قابلیت اطمینان یک سیستم، به شکل نمایی باشد، از معیار میانگین زمان تا خرابی ۲۳ (MTTF) برای اعلام نرخ خرابی استفاده می شود که معکوس FTT است. نرخ خطای یک سیستم با شرط داشتن قابلیت تعمیر را نیز از طریق معیار میانگین زمان بین خرابی ۲۴ (MTBF) که بیانگر میانگین مدت زمان بین دو خرابی در یک سیستم است، اندازه گیری می کنند [۱].

<sup>&</sup>lt;sup>۲۲</sup> Divergence

<sup>&</sup>lt;sup>ττ</sup> Mean Time to Failure

<sup>&</sup>lt;sup>1</sup> Mean Time Between Failure

## ٣ مرور پيشينه تحقيق

در این بخش به بررسی کارهای پیشین در ارتباط با خطاهای چند رخدادی خواهیم پرداخت. آنچه ذکر آن حائز اهمیت است، این است که در زمینه خطاهای تک رخدادی، روشهای مختلفی برای شبیهسازیها، مدل سازیها و مقابله با خطا ارائه شده است که اغلب بواسطه رفتار متفاوت خطاهای چند رخدادی قابل بسط دادن نیستند. در ادامه ابتدا به بررسی روشهای ارائه شده برای بخشهای ترتیبی مدار، اعم از آن روشهای ارائه شده برای مقاومسازی بخش ترکیبی مدارها بررسی خواهد شد.

#### SRAM 1.T

اولین مقاله که به بررسی فیزیکی خطاهای چندتایی در سلولهای SRAM پرداخت، در سال ۱۹۹۴ به چاپ رسید [۱۱]. این مقاله ثابت کرد در صورتی که یک ذره در ناحیه معینی از فاصله بین دو سلول برخورد کند آنگاه می تواند دو سلول را به صورت همزمان دچار خطا کند. در واقع آنچه در این مقاله نشان داده شده، اثر به اشتراک گذاری بار و جمع آوری آن توسط دو گره از مدار می باشد.

در سال ۲۰۱۳، مقاله دیگری به چاپ رسید که در آن کارهای صورت گرفته در مقاله سال ۱۹۹۴ مذکور را با شبیهسازهای سه بعدی پیادهسازی، و نتایج آن را منتشر کرد [۱۲]. در این مقاله نشان داده شد که علت اصلی رخداد خطاهای چندتایی در مدارهای زیرمیکرون در یک سلول SRAM پدیده نفوذ<sup>۲۵</sup> است. از دیگر نتایج این مقاله می توان به بیان اهمیت زاویه برخورد ذرات باردار به مدار در شکل گیری خطاهای چندتایی اشاره نمود.

درسال ۲۰۱۲، اولین تحقیق در زمینه سختسازی در زمان طراحی، سلولهای SRAM آغاز شد، نتایج این تحقیق به یک ساختار ۱۳ ترانزیستوری برای سلول SRAM منجر شد که در مقابل خطاهای چند رخدادی مقاوم است. ساختار این سلول در شکل ۳-۱ آورده شده است.

در این ساختار برای هر دو جفت گره حساس راهکاری جهت جلوگیری از خطادار شدن در نظر گرفته شده است. بعنوان مثال، در صورت بروز خطای تواماً در گرههای حساس و 2 محافظه تغییر حالت خواهد داد و خطادار می شود. در این حالت برای گره از دو ترانزیستور M12 و M13 استفاده شده است و برای 2 از ترانزیستور M3 و سیگنال ۲ مهمت بارگذاری مکرر منطق بخش 2 استفاده شده است. بدین صورت مقدار 2 دوانماً در حال بارگذاری میشود. اما در کنار این

<sup>&</sup>lt;sup>τδ</sup> Diffusion

میزان مقاومت در برابر خطاهای چندتایی، توجه به سربار مساحت بیش از ۲۰۰ درصدی و متعاقباً افزایش توان مصرفی میتواند در بسیاری از کاربردهای نهفته ۲۰ و سیار ۲۰ امکان استفاده از این طرح را کاهش دهد. همچنین میتوان به عدم بررسی تاثیرات فیزیکی ساختار پیشنهادی بر بروز خطای چندتایی نیز بعنوان یک نکته منفی اشاره نمود.



شکل ۳-۱: ساختار سلول SRAM، ۱۳ ترانزیستوری مقاوم در برابر خطاهای چند رخدادی [۱۳]

مقاله دیگری در سال ۲۰۱۵ ارائه شد که ساختاری ۱۲ ترانزیستوری برای سلول SRAM مقاوم در برابر خطای چندتایی پیشنهاد داده است[۱۴]. این ساختار در شکل ۳-۲ آورده شده است. در این مقاله پس از اثبات مقاوم بودن کامل سلول در برابر خطاهای تک رخدادی، به خطاهای چند رخدادی پرداخته می شود. بروز خطای تواماً در جفت گره SO و SI به طور کامل سختسازی شده است، ولی به سبب وجود ترانزیستورهای P2 و ۸۵ رخداد خطا در جفت گرههای SO-Q و SO-Q سبب خطادار شدن خروجی خواهد شد. که البته نویسنده برای حل این مشکل استفاده از افزونگی مکانی را پیشنهاد می دهد. این ساختار نسبت به ساختار ۱۳ ترانزیستوری ذکر شده، وضعیت بهتری از لحاظ مساحت، توان و Qcrit داراست ولی همچنان ایراد ناشی از عدم بررسی فیزیکی ساختار پیشنهادی و پیچیدگیهای ناشی از جدانگه داشتن جفت گرههای مذکور بواسطه ایجاد افزونگی مکانی به آن وارد

۱۸

<sup>&</sup>lt;sup>۲۶</sup> Embedded

YY Mobile

است و همچنین قرارگیری چندین سلول SRAM در کنار هم نیز میتواند به رخداد مجدد خطای چندتایی بیانجامد.



شکل ۳-۲: ساختار سلول SRAM، ۱۲ ترانزیستوری مقاوم در برابر خطاهای چند رخدادی [۱۴]

در سال ۲۰۱۵ ساختار دیگری برای سلول SRAM ارائه شد که در شکل -7 آورده شده است [۱۵]. این ساختار نیز ایده مشابهی با دو ساختار پیشین بیان شده داشت ولی از لحاظ  $Q_{crit}$  وضعیت بهتری دارد.



شکل ۳-۳: ساختار سلول SRAM، مقاوم در برابر خطاهای چند رخدادی [۱۵]



یکی از کارهای صورت گرفته در این زمینه در سال ۲۰۱۴ ارائه شده است [۱۶]. این روش برمبنای دوبرابرسازی پیمانهای ۲۸ طرح شده، که در شکل ۳-۴ مشاهده می شود. در این ساختار در هر بخش از یکو لچ DICE استفاده شده است که در برابر تمامی خطاهای تک رخدادی مقاوم است. بنابراین اگر تنها یک خطا در بخشهای اول و دوم طرح رخ دهد، بدلیل مقاومت DICE در برابر یک خطا، اثری در خروجی نخواهد داشت، اما چنانچه هر دو خطا در یک DICE رخ دهد، در آن صورت یکی از بخشها، خروجی درستی تولید نمی کند اما بدلیل عملکرد درست DICE دیگر خطای بوجود آمده توسط C-Element موجود در خروجی این لچها فیلتر شده و خطایی در خروجی دیده نخواهد شد. به عنوان ایرادهای این پژوهش می توان به سربار ناشی از به کار بردن دو لچ اشاره نمود، بعلاوه در این ساختار راهکاریی برای خطاهایی که در ورودی طرح رخ می دهند نیز در نظر گرفته نشده است؛ حال آنکه احتمال بروز چنین خطایی بواسطه استفاده از دو لچ تقویت نیز شده است. و به عنوان نکته آخر می توان به عدم بررسی فیزیکی طرح پیشنهادی اشاره نمود.



شکل ۳-۴: ساختار سلول لچ، مقاوم در برابر خطاهای چند رخدادی [۱۶]

روش دیگری در سال ۲۰۱۵ ارائه شد، که مبتنی بر شبیه سازی مونت کارلو عمل می کرد [۱۷]. این روش به بررسی تمامی گرههای حساس به خطا به صورت یک به یک می پردازد. و از ۴ عنصر C-Element در ساختار خود

TA Dual Modular Redundancy

استفاده می کند. شکل ۳-۵ طرح ارائه شده را نشان می دهد. نکته مهمی که موجب اولویت این طرح نسبت به طرح پیشین شده است، توجه به بروز خطا در ورودی های مدار می باشد، این روش با مکانیزمی در برابر خطاهای ورودی مقاومسازی شده است. یکی از ایراداتی که در این مقاله می توان به آن اشاره نمود مقایسه های صورت گرفته در مقاله است، بدین صورت که این مقاله تنها خود را با مقالاتی مقایسه می کند که در برابر خطای تک رخدادی مقاوم هستند، از این رو مقایسه درستی صورت نخواهد گرفت. مشکل دیگر عدم بررسی نقاط حساس در سطح فیزیکی و با ابزارهای سه بعدی است، این مقاله به بررسی تک سطحی (سطح مداری) بسنده کرده است.



شکل ۳-۵: ساختار سلول لچ، مقاوم در برابر خطاهای چند رخدادی [۱۷]

#### Flip-Flop 7.7

روشهای ارائه شده برای مقاومسازی فلیپفلاپها بواسطه شباهت زیاد با لچها بسیار به هم نزدیک است. فلیپفلاپها از ترکیب دو حافظه لچ شکل می گیرند، بنابراین مقاومسازی آنها در برابر خطاهای چند رخدادی وابسته به همان حافظه لچ خواهد بود با این تفاوت که هر دو قسمت باید در مقابل خطا مقاوم باشند.

یکی از مقالات در این زمینه در سال ۲۰۱۳ ارائه شده است، در این مقاله از ۴ دسته معکوس کننده پشت به پشت استفاده شده است [۱۸]. طرح پیشنهادی در مقابل خطاهای تک رخدادی به صورت ۱۰۰ درصد مقاوم عمل می کند. و در ارتباط با خطاهای چند رخدادی Qcrit گره دوم را تا ۲۵۰ درصد افزایش می دهد. طرح پیشنهادی

در شکل ۳-۶ نشان داده شده است. نکات منفی قابل ذکر برای این طرح، یکی سربار توان مصرفی بالا آن است. همانطور که در مقاله نیز ذکر شده است و نکته وجود احتمال رخداد خطا چندتایی در طرح پیشنهاد شده است.

مقاله دیگری در سال ۲۰۱۵ در این رابطه منتشر گردید که در مقابل خطاهای تکرخدادی کاملا مقاوم است و برای مقابله با خطاهای چند رخدادی از یک روش فرا ابتکاری جهت دسته بندی گرهها استفاده نموده است [۱۹]. در این روش سعی شده تا حد امکان جفت گرههای حساس به خطای چندتایی را از هم جدا کند. این جداسازی به صورت ترکیبی از افزونگیهای زمانی، مکانی و سختافزاری انجام میپذیرد. شکل ۳-۷ ساختار پیشنهادی را نشان میدهد. به عنوان نکته منفی برای این ساختار می توان به سربار مساحت زیاد آن اشاره نمود، در حالی این سربار زیاد به اتکاپذیری ۱۰۰ درصدی نیز منجر نخواهد شد.



شکل ۳-۶: ساختار فلیپ فلاپ، مقاوم در برابر خطاهای چند رخدادی [۱۸]



شکل ۳-۷: ساختار فلیپ فلاپ، مقاومسازی شده در برابر خطاهای چند رخدادی [۱۹]

#### ۴.۳ مدارهای ترکیبی

بررسی مدارات ترکیبی در لایههای پایین بهمراتب سختتر از بررسی آنها در لایههای بالا است. از اینرو تعداد اندکی از مقالات به بررسی مدارات ترکیبی در لایههای پایین پرداختهاند. بررسیهای اخیر نشان داده است که عدم بررسی اطلاعات چینش میتواند تعداد زیادی از خطاهای تکرخدادی و چندرخدادی در مدارات را بدون بررسی باقی گذارد [۲۰]. بنابراین بررسی این دسته از خطاها در لایههای پایین از اهمیت زیادی برخوردار است.

اولین بررسی مرتبط با رخداد خطاهای چندتایی در سال ۲۰۰۷ بر روی سلولهای استاندارد صورت پذیرفت (۲۱]. در این مقاله نویسنده پس از بررسی مدلهای مختلف جریان بر حسب میزان انرژی ذره، به تزریق آن در سلولهای استاندارد پرداخته و نتایج را در خروجی ثبت می کند. سپس برحسب میزان تاثیر برخورد ذره در خروجی و احتمال وقوع خطا، نقاط حساس سلول استاندارد شناسایی می شود. هرچند نویسنده برای مقابله با خطا روشی ارائه نمی دهد اما نوع بررسی و نتایج آن برای تحقیقات آتی بسیار مفید و موثر بوده است.

یک دسته دیگر از روشها، مبتنی بر سختسازی مسیر عبور و جلوگیری از رسیدن آن به خروجی مدار است. اولین مقاله براین مبنا در سال ۲۰۰۵ ارائه شده است [۲۲]، بدین صورت که ابتدا مسیرها و نقاط حساس مدار شناسایی میشوند. در این حالت میزان حساسیت سلولها و نقاط حساس داخل سلول به شکل دقیقی تخمین و محاسبه میشود. سپس با استفاده از تغییر اندازه ترانزیستورها تنها در مسیرهای حساس از عبور اثر ذره جلوگیری به عمل خواهد آمد. نکتهای که حائز اهمیت است تاثیر مثبت این روش بر هر دو نوع خطاهای تکی و چندتایی است، در عین حال که سربار مساحت زیادی را نسبت به روشهای افزونگی مذکور بدنبال ندارد. اما اندازه گذاری ۴۹ ترانزیستورها به سبب افزایش خازنها می تواند سبب تاخیر و همچنین افزایش توان مصرفی مدار گردد.

یکی از روشهای مورد استفاده برای کاهش نرخ خطای نرم، که منجر به تحمیل سربارهای مساحت و توان زیاد به مدار نمیشود، استفاده از روش اندازه گذاری میباشد. این روش به شیوههای مختلفی با در نظر گرفتن زمان پردازش و در عین حال سربارهای ناشی از آن به مدارها اعمال میشود. مقالهای در سال ۲۰۱۴ ارائه شد [۳۳]. در این مقاله با بررسی ورودیهای مختلف برای مدارها محک و آنالیز نتایج آن به شناسایی نقاط حساس این مدارها در سطح ترانزیستور پرداخته میشود. پس از آن با اعمال اندازه گذاری ترانزیستورهای حساس، نرخ خطای نرم را کاهش میدهد. ایرادی که میتوان به این مقاله وارد نمود بهینهسازی و بررسی خطا، تنها برای یک مجموعه خاص از مدارهای محک میباشد و نتایج حاصل اعم از میزان بهبود نرخ خطا و سربارهای مرتبط تنها برای آن بررسی شده است. اگرچه روش پشنهادی در حالت کلی سبب بهبود نرخ خطای نرم میشود، اما بررسی

<sup>&</sup>lt;sup>19</sup> Sizing

نتایج برای چندین مجموعه مدار محک می تواند به نتایج دقیق تری در مورد نسبت بهبود به تحمیل سربار روش پیشنهادی منجر شود.

در مقالهای دیگر یک رویکرد مبتنی بر جستجوی گرادیانی ۳۰ برای تخصیص اندازههای مختلف برای دروازههای دیگر یک مدار ترکیبی پیشنهاد داده شده است [۲۴]. این رویکرد با مراجعه به جداول مبتنی بر شبیه سازیهای SPICE، هزینه مربوط به هر اندازه گذاری را در طول رویکرد بهینه سازی محاسبه می نماید. البته این رویکرد به دلیل نیاز به جداول، زمانبر بوده و برای مدارهای بزرگ نیز عملی نیست. همچنین به دلیل استفاده از جستجوی گرادیانی، نتایج بدست آمده یک رویّه حریصانه داشته و ممکن است منجر به دستیابی به بهینه محلی شود.

در مقاله مشابه دیگری نیز از یک روش حریصانه برای کاهش نرخ خطای نرم استفاده می شود [۲۵]. بدین منظور، دروازهها بر حسب معیاری به نام تحریک کنندگی <sup>۲۱</sup> مرتب می شوند. این معیار رابطه معکوسی با میزان پوشش منطقی مربوط به هر دروازه دارد؛ به این معنا که هرچه میزان پوشش منطقی یک دروازه بیشتر باشد، تحریک کنندگی آن کمتر خواهد بود. پس از محاسبه این معیار، اندازه گذاری به ترتیب از دروازه با بیشترین تحریک کنندگی، شروع می شود. برای تصمیم درباره اتمام رویکرد کاهشی، از معیاری به نام پوشش <sup>۲۲</sup> استفاده شده است که در آن نسبت مجموع تحریک کنندگی دروازههای اندازه گذاری شده نسبت به مجموع کل تحریک کنندگی مدار محاسبه می شود. مادامی که مقدار معیار پوشش از حدی کمتر باشد، رویه اندازه گذاری ادامه می یابد. اما قابل ذکر است که این رویکرد از اثر روش اندازه گذاری روی پوشش الکتریکی و زمانی چشم پوشی نموده و در نتیجه اثر افزایش اندازه روی نرخ خطای نرم را به طور دقیق ارزیابی نمی کند.

رویکرد دیگری برای کاهش نرخ خطای نرم با استفاده از روشهای سطح مداری ارائه شده است [۲۶]. کلیّت این رویکرد شامل یک الگوریتم اندازه گذاری مبتنی بر حساسیت میباشد که موازنهای بین کاهش نرخ خطای نرم و سربار مساحت ناشی از اعمال روش اندازه گذاری دروازهها ایجاد می کند. در این روش ابتدا برای هر دروازه حداکثر مقداری که با تغییر اندازه آن می توان نرخ خطای نرم مدار را کاهش داد محاسبه می شود. سپس این کران بالا برای هرس گراف مدار مورد استفاده گرفته و پس از رسیدن به مجموعه ای کوچکتر از دروازهها با نام مجموعه کاندیدا، رویّه کاهش نرخ خطای نرم تنها بر روی همان مجموعه اعمال می شود. به این صورت که هر بار تاثیر اِعمال روش کاهشی روی تک تک دروازههای موجود در مجموعه کاندیدا محاسبه، نرخ خطای نرم کاهش

<sup>&</sup>quot;. Gradient Search

<sup>&</sup>lt;sup>٣1</sup> Sensitization

<sup>&</sup>lt;sup>rr</sup> Coverage

یافته تخمین زده شده و با محاسبه یک معیار حساسیت بهترین انتخاب (بیشترین نسبت میزان کاهش نرخ خطای نرم به سربار مساحت) مشخص می شود. اما در این روش به منظور جلوگیری از زمان بالای ناشی از تخمین های مجدد بعد از هر انتخاب، تنها عملیات بر روی همان مجموعه کاندیدا که در ابتدای کار انتخاب می شود، انجام می پذیرد. به این ترتیب با احتمال بیشتری به یک بهینه محلی خواهد رسید. علاوه بر این برای کاهش زمان اجرا به محاسبه نرخ خطای نرم تنها برای همان دروازه اکتفا نموده و به این ترتیب نرخ خطای نرم دروازههایی که در اثر اعمال روش کاهشی ممکن است تغییر یافته باشند، در نظر گرفته نمی شود.

در سال ۲۰۰۹ مقاله دیگری یک روش مبتنی بر الگوریتم ژنتیک برای بهینهسازی چند هدفه کاهش نرخ خطای نرم، کاهش مساحت مدار و تاخیر طولانی ترین مسیر ارائه داده است [۲۷]. این مقاله از روش اندازه گذاری دروازه ها برای کاهش نرخ خطای نرم استفاده می کند. از آن جا که تخمین نرخ خطای نرم در این رویکرد نیز مبتنی بر پیمایش رو به جلوی گراف مدار بوده است، محاسبه تابع برازش نرخ خطای نرم با این رویکرد برای مدارهای بزرگ زمانبر بوده و غیر عملی خواهد بود.

در مقاله دیگری که در سال ۲۰۱۴ ارائه شد [۲۸]؛ نویسنده برای کاهش اثرات ناشی از اندازه گذاری ترانزیستورها و در عین حال بهرهمندی از مزایای این تکنیک از ترکیب دو ایده برای کاهش اثرات تکرخدادی بهره برده است. در وهله اول نویسنده با استفاده از تغییر اندازه ترانزیستور، اثر برخوردهای تکرخدادی را کاهش داده و سپس با استفاده از مدار فیلتر کننده مدنظر مقاله، چنانچه اثری به خروجی رسید، آن را از بین میبرد. ساختار فیلتر پیشنهاد شده در شکل  $-\Lambda$  آورده شده است. اگرچه روش پیشنهادی در این مقاله برای خطاهای تک رخدادی نتایج مطلوبی به همراه دارد اما همچنان مشکل بروز خطاهای چند رخدادی به صورت حل نشده باقی مانده است.



شکل ۳-۸: ساختار فیلتر پیشنهادی جهت حذف اثرات خطاهای تک رخدادی [۲۸]

در مقاله دیگری نیز از سختسازی سلولهای استاندارد استفاده شده است [۲۹]. در این طرح هریک از سلولها در سطح ترانزیستور سختسازی شدهاند. بعنوان نمونه جهت سختسازی سلول معکوس کننده از ۶

ترانزیستور استفاده شده است. ساختار سلول معکوس کننده پیشنهادی در شکل ۳-۹ آورده شده است. در این طرح در کنار بهبود اتکاپذیری ساختار پیشنهادی میبایست به سربار ناشی از اضافه شدن دو ترانزیستور به ازای هر معکوس کننده و تاثیرات متقابل آن نیز توجه داشت.



شكل ٣-٩: ساختار سلول معكوس كننده سخت سازى شده [٢٩]

مقالهای در سال ۲۰۱۵ ارائه شد که به بررسی اثرات خطای نرم بر پردازنده نهفته OR1200 میپردازد [۳۰]. روند کلی فرآیند بررسی نرخ خطای نرم انجام شده در مقاله در شکل ۳-۱۰ آورده شده است.



شکل ۳-۱۰: روند تخمین نرخ خطای نرم در مقاله [۳۰]

نتایج بدست آمده از بررسی صورت گرفته بر روی پردازنده OR1200 نشان می دهد که با بکارگیری روش کدگذاری تصحیح خطا، فلیپفلاپهای پردازنده نقش تعیین کننده را در نرخ SER مدار ایفا می کنند. بدین صورت که با کاهش ۱۰ درصدی نرخ خطا در فلیپفلاپهای پردازنده، SER کلی مدار به میزان ۷۰ درصد کاهش خواهد یافت. همچنین مشاهده می شود که با اعمال تکنیک اضافه کردن انتخابی فیلتر در به مدار با تنها ۴ درصد سربار مساحت می توان نرخ بروز خطا در بخش ترکیبی پردازنده را به میزان ۸۰ درصد کاهش داد. همچنین مشاهده شد که کاهش فرکانس کاری پردازنده بواسطه افزایش اثر پوشش زمانی خطا سبب کاهش نرخ خطا نرم می شود، اما نکته قابل ذکر دیگر این است که اِعمال روش مقیاس گذاری پویای ولتاژ و فرکانس تا با نرخ یکسانی بر روی SER بخش ترکیبی و ترتیبی مدار تاثیر می گذارد. همچنین نتایج نشان می دهد که بواسطه اندازه بزرگ بافرهای ساعت موجود در پردازنده، درخت ساعت نقش اصلی را در معیار SER کلی مدار ایفا نمی کند.

مقاله دیگری در سال ۲۰۱۴ ارائه شده است [۳۱]. این مقاله مبتنی بر کاهش اثرات خطاهای چندرخدادی با استفاده از جایابی آگاه از خطا میباشد. نویسنده برای حصول به این هدف تمام گیتها موجود در مدار را میسنجد و جفتهای خوب و بد را شناسایی می کند. برای این کار از شبیه سازی سطح گیت بهره می برد. پس از این مرحله، مسئله تبدیل به یک مسئله بهینه سازی خواهد شد. که هدف آن به کار گیری تعداد بیشتری از جفت سلولهای خوب است. برای حصول به این هدف و حل مسئله، نویسنده از الگوریتم فرا ابتکاری تبرید تجریدی آ استفاده می کند. نتایج شبیه سازی نشان می دهد که پس از حل مسئله تعداد خطاهای چندتایی بیش از ۵۰ درصد کاهش می باید. نتایج حاصل از این روش اگرچه وضعیت مقاوم سازی در برابر خطاهای چندتایی را بهبود داده است ولی در می مقابل این تغییرها بر فرآیند جایابی همانطور که در شکل ۱۳–۱۱ آورده شده است اثر می گذارد و می تواند سبب افزایش طول سیم در مرحله مسیریابی گردد. همچنین استفاده از نتایج حساسیت پذیری بررسی شده از سطح گیت نمی تواند به قدر کافی دقیق باشد، بنابراین نتایج حاصله بعد از روش پیشنهادی در صورت بررسی در سطح فیزیکی می تواند نتایجی به دور از انتظار نسبت به نتایج بدست آمده در سطح گیت داشته باشد و مسلماً نتایج بدست آمده می فیزیکی به واقعیت نزدیک تر هستند.

<sup>\*\*</sup> Dynamic Voltage and Frequency Scaling

<sup>\*\*</sup> Simulated Annealing



شکل ۳-۱۱: تاثیر جایابی صورت گرفته با هدف کاهش خطا چند رخدادی بر طول سیم مصرفی مسیریابی [۳۱]

مقاله دیگری در سال ۲۰۱۶ ارائه شد که در آن روشی برای مدلسازی خطای نرم چند رخدادی بر پایه ساختار چینش ارائه می دهد، و نهایتاً به مقاوم سازی مدار بر اساس نتایج حساسیت بدست آمده از سطح چینش می پردازد [۳۳]. در این مقاله ابتدا به بررسی و بیان اهمیت تاثیر چینش بر خطای نرم و امکان کاهش سربارهای حاصل از مقاوم سازی در صورت آگاهی از این فاکتور می پردازد؛ و پس از آن به بررسی و محاسبه نرخ خطا چند رخدادی با کمک ابزارهای پروتو افشان بر سطح چینش پرداخته می شود. با آنالیز نقشه گرمایی خطا<sup>۵۳</sup> محلهای حساس در سطح چینش استخراج می شوند. در نهایت با استفاده از اطلاعات محلهای خطا در چینش اولیه، الگوریتمی برای چینش به صورت آگاه از خطای چند رخدادی ارائه می شود. در شکل ۳-۱۲ شمایی کلی از روند نگرش پیشنهادی مقاله برای جایابی آگاه از خطا آورده شده است.



شكل ٣-١٢: چارچوب كلى فرآيند جايابي آگاه از خطا پيشنهادي مقاله [٣٢]

-

<sup>&</sup>lt;sup>τδ</sup> Heatmap

الگوریتم اشاره شده در شکل ۳-۱۲ بدین صورت عمل مینماید که فایل چینش اولیه را به عنوان ورودی دریافت کرده و سطر به سطر به بررسی جفت سلولها می پردازد و در صورتی که احتمال بروز خطا در آن جفت سلول بالا باشد به نحوی با اضافه کردن فضای خالی در میان این جفت سلول، به کاهش احتمال بروز خطا می پردازد. لازم بذکر است، الگوریتم پیشنهادی مقاله اثر چینش را در نظر می گیرد بدین صورت که اشکال بیضی گونه فرضی را به صورت تصادفی بر روی سطح چینش قرار داده و پس از آن به با جستجو در چینش به شناسایی سلولهایی که با بیضی مذکور همپوشانی مکانی دارند، می پردازد. سپس سایر سلولها را از نت لیست سطح گیت حذف کرده و به انتشار و محاسبه نرخ خطا در سطح گیت بر روی نت لیست بدست آمده می پردازد. برتری این مقاله نسبت به مقاله [۳۱]، شناسایی دقیق محلهای بروز خطا در سطح چینش با کمک ابزارهای پرتوافشان می باشد. این در حالی است که مقاله پیشین در این زمینه تنها با شبیه سازی سطح گیت محلهای بروز خطا چندر خدادی را استخراج می نماید و در نتیجه نتایج بدست آمده برای بهره گیری از آن در جایابی از دقت کافی برخوردار نیست، ولیکن در این مقاله [۳۲] به این مهم پرداخته شده است. همچنین بعنوان جایابی از دقت کافی برخوردار نیست، ولیکن در این مقاله [۳۲] به این مهم پرداخته شده است. همچنین بعنوان ایراد این مقاله می توان به عدم دقت در الگوریتم محاسبه نرخ خطا اشاره نمود، چرا که الگوریتم پیشنهای این بخش با حذف سلولهای بدون همپوشانی عملاً اثرات پوششی سایر سلولها را برای تخمین دقیق نرخ خطا و بخش با حذف سلولهای بدون همپوشانی عملاً اثرات پوششی سایر سلولها را برای تخمین دقیق نرخ خطا و

تصمیم گیری در جایابی در نظر نمی گیرد.

مقاله ای در سال ۲۰۱۴ روشی برای جایابی مدارهای ترکیبی ارائه می دهد [۳۳]. بدین گونه که الگوریتم پیشنهادی بیشنهادی مقاله سعی در بهره گیری از اثر پوشش الکتریکی برای کاهش خطای نرم دارد. الگوریتم پیشنهادی بدین صورت عمل می کند که نتلیست سطح گیت مدار را به عنوان ورودی دریافت کرده و ابتداً سه پارامتر بدین صورت عمل می کند که نتلیست سطح گیت مدار را به عنوان ورودی دریافت کرده و ابتداً سه پارامتر ایک گیت، P<sub>Sensitivity</sub>(gate<sub>i</sub>) و P<sub>Propagation</sub>(gate<sub>i</sub>) را که به ترتیب احتمال داشتن خروجی صفر برای گیت، احتمال انتشار خطای موجود در خروجی گیت به خروجی اصلی مدار و حاصلضرب این دو پارامتر برای هر کدام از گیتهای مدار براساس میزان حساسیت بدست آمده برای آن گیتهای مدار براساس میزان حساسیت بدست آمده برای آنها به صورت نزولی مرتب می شوند و همچین مجموعه ای برای ذخیره سازی جفت گیت اضافه می گردد. حال براساس لیست مرتب شده گیتها، یک گیت انتخاب می شود و به مجموعه جفت گیت اضافه می شوند. هدف اصلی الگوریتم از این کار، شناسایی گیتهایی است که اولاً بیشترین مجموعه جفت گیت اضافه می شوند. هدف اصلی الگوریتم از این کار، شناسایی گیتهایی است که اولاً بیشترین حساسیت در برابر خطای نرم را دارند و ثانیاً گیتهای خروجی آنها شناسایی می شود تا در مرحله جایابی آن جساسیت در برابر خطای نرم را دارند و ثانیاً گیتهای خروجی آنها شناسایی می شود تا در مرحله جایابی آن جفت تا حد امکان در سطح چینش در کنار هم قرار گیرند تا بدین صورت بتوان بیشترین کاهش اثر پالس<sup>77</sup> را

<sup>&</sup>lt;sup>vs</sup> Pulse Quenching Effect

داشت. ساختار اِعمال روش پیشنهادی بر روند معمول عملکرد ابزارهای طراحی در شکل ۳-۱۳ آورده شده است. به عنوان ایراد مقاله می توان به عدم توجه به دو فاکتور پوششی دیگر خطای نرم در مدارات ترکیبی اشاره کرد چرا که در آن صورت می توان به نتایجی بهتر از نتایج بدست آمده در مقاله یعنی به طور میانگین ۹ تا ۱۹ درصد کاهش آسیب پذیری دست یافت.



شکل ۳–۱۳: چارچوب اعمال روش پیشنهادی مقاله بر روند معمول عملکرد ابزارهای طراحی [۳۳]

یکی از معیارهایی که در فرآیند سنتز مدارها می توان به آن توجه نمود، کاهش حساسیت مدار به خطای نرم است. همانگونه که الگوریتمهای بسیاری برای سنتز با اهداف مساحت، توان مصرفی و تاخیر وجود دارند می توان به ارائه الگوریتمهایی پرداخت تا سنتز مدارها را با هدف کاهش نرخ خطای نرم انجام دهد. در این راستا مقالهای در سال ۲۰۱۵ منتشر شد و الگوریتمی برای سنتز مدارهای ترکیبی با هدف کاهش نرخ خطای نرم ارائه داد [۳۴]. تمرکز اصلی این مقاله با هدف کاهش نرخ خطای نرم بهره گیری از اثر پوشش منطقی در مدارات ترکیبی است. بدین منظور ابتدا توسط الگوریتمی به استخراج زیر مدارهایی با ساختار خاص از مدار اصلی می پردازد. در مرحله دوم به شناسایی الگوهای پرتکرار ورودی برای هر زیر مدار پرداخته می شود چرا که الگوهای ورودی هر زیر مدار تاثیر زیادی برای فرآیند مقاومسازی پیشنهادی دارد، بعلاوه ممکن است برخی از حالات ورودی برای زیر مدار اصلاً رخ ندهد ۲۰۰۰. در نهایت الگوریتم پیشنهادی مقاله با هدف کاهش نرخ خطای نرم بر زیر مدارهای استخراج شده اعمال می شود. چارچوب روش پیشنهادی مقاله در شکل ۳-۲۴ آورده شده است.

این مقاله اگرچه شیوهای جدید برای کاهش نرخ خطای نرم است ولی ایرادهای زیادی را میتوان به آن وارد نمود. اولین ایراد سربار مساحت بالای روش پیشنهادی است، همانطور که در مقاله گزارش شده است روش پیشنهادی به طور میانگین ۴۰ درصد سربار مساحت دارد، از طرفی اگرچه گزارشی مبنی بر میزان تغییرات توان

<sup>&</sup>lt;sup>τγ</sup> Controllability Don't-Care Condition

مصرفی در مقاله آورده نشده است ولی بالطبع توان مصرفی با مساحت رابطه مستقیم داشته و انتظار میرود تا توان مصرفی افزایش داشته باشد؛ در نتیجه استفاده از این روش برای مقاومسازی مدارهای ترکیبی مورد استفاده در کاربردهای نهفته ۲۸ و همچنین سیّار ۲۹ عملی نخواهد بود. دومین ایراد این مقاله را می توان عدم بهره گیری و یا حتی بررسی دو پارامتر دیگر پوششی یعنی اثر پوشش الکتریکی و پوشش زمانی در روش پیشنهادی دانست، این در حالی است که شاید بهره گیری از این دو فاکتور پوششی به کاهش سربارها و رسیدن به نتایج مطلوب تر کمک شایانی می نمود. و ایراد سوم این مقاله را می توان در نظر نگرفتن اثر روش پیشنهادی بر روی نرخ خطاهای چند رخدادی بیان کرد. زیرا همانگونه که ذکر شد امروزه و در مدارات کوچکتر از ۱۰۰ میکرومتر احتمال بروز خطای تک رخدادی و چند رخدادی با هم برابر است. و در نتیجه بررسی این موضوع حائز اهمیت می باشد. در مواردی روش پیشنهادی علاوه بر عدم بهبود شرایط برای خطاهای چند رخدادی حتی می تواند سبب افزایش نرخ این گونه خطا نیز بشود. نهایتاً لازم بذکر است که روش پیشنهادی در این مقاله اگرچه ایرادهای زیادی را به خود وارد خطا نیز بشود. نهایتاً لازم بذکر است که روش پیشنهادی در این مقاله اگرچه ایرادهای زیادی را به خود وارد می بیند ولی می تواند مقدمهای مناسب برای سایر پژوهش ها در این حوزه باشد.



شکل ۳-۱۴: چارچوب کلی روش پیشنهادی مقاله [۳۴]

<sup>&</sup>lt;sup>τλ</sup> Embedded

۳۹ Mobile

مقاله دیگری در سال ۲۰۱۶ ارائه شده است که به سنتز سطح بالای مدارهای ترکیبی به صورت آگاه از پدیده بروز خطاهای چند رخدادی میپردازد. ساختار کلی روش پیشنهادی مقاله را میتوان به دو بخش ارائه الگوریتم برای سنتز سطح بالا و استفاده از روش دو برابرسازی تقسیم نمود، که الگوریتم مربوطه وظیفه شناسایی خطای گذرا و روش دو برابرسازی نیز تصحیح خطا را انجام میدهد. چارچوب کلی روش پیشنهادی مقاله در شکل ۳-۱۵ آورده شده است [۳۵].



شكل ٣-١٥: چارچوب كلى روش پيشنهادى مقاله [٣٥]

## ۵.۳ تخمین نرخ خطای نرم

در این بخش به بررسی کارهای صورت گرفته در زمینه تخمین نرخ خطای نرم پرداخته می شود. به طور کلی روشهای تخمین نرخ خطای نرم را می توان به چهار دسته تقسیم کرد: ۱) روشهای تزریق اشکال مبتنی بر شبیه سازی بردارهای تصادفی ۲) روشهای مبتنی بر نمودار تصمیم گیری دودویی ۳) روشهای مبتنی بر ارضاپذیری بولی ۴) روشهای مبتنی بر انتشار احتمال اشکال.

#### 1.۵.۳ تزریق اشکال مبتنی بر شبیهسازی بردارهای تصادفی

دسته اول روشهایی هستند که با استفاده از روش تزریق اشکال مبتنی بر شبیهسازی دادههای ورودی تصادفی و یا تزریق اشکال مبتنی بر پیشتوصیف دروازه، فرآیند تخمین نرخ خطای نرم را انجام میدهند. از آنجایی که دقت این دسته از روشها وابسته به نسبت تعداد اشکالهای تزریق شده و بردارهای ورودی شبیهسازی شده به تعداد کل محلهای تزریق اشکال و فضای داده ورودی است، به دست آوردن دقتی قابل قبول در زمان معقول امری بسیار دشوار است. زمان اجرای لازم برای به دست آوردن نرخ محو شدن منطقی برای یک گره در

یک مدار بسیار بزرگ به طور نمایی با اندازه مدار زیاد می شود. در نتیجه در چنین مدارهای بزرگی به دست آوردن نرخ خطای نرم با دقت بالا بسیار زمان بر خواهد بود. مقاله ای در سال ۲۰۰۹ روشی بر مبنای تزریق اشکال ارائه داد [۳۶]. روش ارائه شده از دو نوع پیش توصیف به نامهای پیش توصیف منطقی و پیش توصیف فلیپفلاپ استفاده نموده است. در پیش توصیف منطقی، یک پالس جریان در محلهای اشکال به ازای عرض پالسهای مختلف تزریق می شود و سپس مشخصههای ولتاژ -جریان برای دروازههای مختلف در کتابخانه استاندارد استخراج شده و در یک جدول بهنام جدول مشخصه ولتاژ -جریان ذخیره می گردد. در پیش توصیف فلیپفلاپ، پالسهای ولتاژ به ازای عرضهای مختلف در ورودی فلیپفلاپها تزریق می گردد و درصدی از سیکل ساعت که در آن پالس گذرا به اشتباه ذخیره می شود، استخراج می گردد. این اطلاعات سپس در یک جدول به نام جدول پنجره زمانی ذخیره می گردد. برای محاسبه ی نرخ محو شدن منطقی دروازهها، شبیه سازی منطقی برای بردارهای ورودی صورت می گیرد. در این روش، فرض شده است که یک پالس پیچیده به علت وجود مسیرهای دوباره همگرا می تواند به شکل چند پالس مستقل در نظر گرفته شود. این فرض، فرضی بسیار محدود کننده می باشد و منجر به عدم دقت بالا به خصوص برای مدارهای بسیار بزرگ دارای مسیرهای دوباره همگرای زیاد می شود.

روش دیگری که مبتنی بر پیش توصیف در سال ۲۰۱۰ ارائه شد [۳۷]. روش ارائه شده از شبیه سازی سطح مدار با استفاده از نرم افزار SPICE برای استخراج توزیع احتمال عرض پالسهای گذرا استفاده می کند. برای این کار، تعداد زیادی نمونه از مسیرهای شامل دروازه های منطقی مختلف تولید شده و سپس به ازای هر مسیر تولید شده پالسهای مختلف تزریق و در طول مسیر منتشر می شوند. با استفاده از اطلاعات انتشار پالسهای گذرا، جدولهای مختلفی برای نگهداری اطلاعات مربوط به پارامترهای محو شدن الکتریکی، زمانی و منطقی تشکیل می شود. در انتها، برای هر پالس گذرای تزریق شده، در هر محل تزریق اشکال، نرخ خطای نرم برای هر دروازه با استفاده از رجوع به این جدولها به دست می آید. این روش به دلیل نیاز به بردارهای زیاد برای رسیدن به دقت بالا برای مدارهای بزرگ روش کارایی نمی باشد. نکته قابل توجه دیگر در این روش این است که مانند روشهای دیگر مبتنی بر پیش توصیف فاکتورهای محو شدن را به شکل جداگانه محاسبه می کند که باعث کاهش دقت در محاسبهی خطای نرم می گردد.

مقاله دیگری در سال ۲۰۰۸ روشی سلسله مراتبی برای تخمین نرخ خطای نرم به نام HSEET در ارائه داد [۳۸]. در این روش، یک طرح که به شکل سلسله مراتبی قابل توصیف باشد مانند مدارهای محاسباتی به بلوکهای پایه تقسیم می گردد. سپس فرآیند انتشار خطا به وسیلهی شبیه سازی سطح دروازه برای بلوکهای پایه انجام می گردد. در نهایت، با استفاده از تئوری احتمالات، نرخ خطای نرم مدار برای این طرح سلسله مراتبی محاسبه می گردد. واضح است که این روش برای دستهی خاصی از مدارها یعنی مدارهایی که بتوان آنها را به

شکل سلسله مراتبی توصیف کرد قابل استفاده میباشد. علاوه بر این همانند روشهای مبتنی بر شبیهسازی منطقی دارای مشکل زمان اجرا برای مدارهای بسیار بزرگ میباشد.

#### ۲.۵.۳ روشهای مبتنی بر نمودار تصمیم گیری دودویی

دسته دوم شامل روشهایی است که از نمودار تصمیم گیری دودویی و یا نمودار تصمیم گیری جبری برای تخمین نرخ خطای نرم استفاده می کنند. در این روشها اطلاعات مربوط به مشخصههای زمانی و الکتریکی و همچنین محو شدن منطقی دروازهها در یک ساختار مبتنی بر نمودار تصمیم گیری دودویی ذخیره شده و محاسبهی نرخ محو شدن منطقی، زمانی و الکتریکی با استفاده از عملگرهای خاص این نمودار انجام می شود. اگرچه این دسته از روشها قادر به به دست آوردن دقت بیشتری نسبت به روشهای تزریق اشکال مبتنی بر شبیه سازی هستند، اما دارای پیچیدگی نمایی برای مدارهای بزرگ به خصوص مدارت دارای مسیرهای دوباره همگرا باعث افزایش نمایی مسیرهای انتشار اشکال می گردد.

در سال ۲۰۰۵ روشی برای تحلیل میزان حساسیت مدارهای ترکیبی به خطای نرم مبتنی بر نمودار تصمیم گیری دودویی و افرازبندی مدار ارائه شد [۳۹]. در این روش پالسهای گذرا توسط یک نمودار تصمیم گیری دودویی رمزگذاری شده و در سطح دروازه منتشر میشوند. از آنجاییکه پیچیدگی رمزگذاری نمودار تصمیم گیری دودویی یک تابع منطقی در بدترین حالت با تعداد متغیرهای تابع به شکل نمایی مرتبط میباشد. لذا استفاده از این روش برای مدارهای بزرگ بسیار زمانبر است. از سویی دیگر تأثیر مسیرهای دوباره همگرا نیز در این روش لحاظ نمیشود. بنابراین برای تسریع این روش، یک روش تقسیمبندی اکتشافی ارائه شده است که باعث میشود زمان اجرا کاهش یابد. با این وجود، این روش نسبت به روش تزریق اشکال دارای دقت کمتری است.

در سال ۲۰۰۸ مقاله ای ارائه شد که هر سه فاکتور پوششی یعنی محو شدن منطقی، الکتریکی و زمانی را به شکل یکپارچه درنظر می گرفت و همچنین اثر مسیرهای دوباره همگرا را نیز در فرآیند تخمین نرخ خطای نرم لحاظ مینمود [۴۰]. در این مقاله به شکل توأم از نمودار تصمیم گیری دودویی و نمودار تصمیم گیری جبری استفاده شده است. اگرچه در این روش هر دو مشکل فوق الذکر تا حد خوبی حل شده است اما هنوز دو مشکل اساسی روشهای موجود در این دسته، یعنی زمان بر بودن و مشکل حافظه کماکان وجود دارد.

<sup>\*</sup> Re-Convergent Fan-Out

#### ۳.۵.۳ روشهای مبتنی بر ارضاپذیری بولی

دسته سوم شامل روشهایی است که از ارضاپذیری بولی برای محاسبه ی نرخ محو شدن منطقی استفاده می کنند. در این روشها، مسئله محاسبه ی نرخ خطای نرم، به یک مسئله معادل ارضاپذیری بولی<sup>۴۱</sup> تبدیل شده و با حل مسئله دوم، پاسخ مسئله اول یعنی مقدار دقیق نرخ خطای نرم به دست می آید. اگرچه این روشهای دارای دقت بسیار بالایی در محاسبه ی نرخ محو شدن منطقی خطای نرم هستند اما با استفاده از این روشها تخمین نرخ محو شدن الکتریکی و زمانی خطای نرم به صورت یکپارچه با نرخ محو شدن منطقی آن بسیار دشوار است.

یک روش تخمین نرخ خطای نرم با استفاده از ارضاپذیری بولی در سال ۲۰۰۸ ارائه شد [۴۱]. در این روش توصیف سطح دروازه ی مدار پیمایش شده و احتمال خطا در خروجی هر دروازه با استفاده از روش ارضاپذیری بولی محاسبه می گردد. در نتیجه پیچیدگی زمانی روش مذکور (O(N) میباشد که N تعداد دروازههای موجود در مدار است. همچنین یک روش مشابه نیز در سال ۲۰۱۰ ارائه شد [۴۲]. مشکلی که در این دسته از روشها وجود دارد این است که با استفاده از روش ارضاپذیری بولی فقط می توان نرخ محو شدن منطقی خطای نرم را محاسبه کرد.

## ۴.۵.۳ روشهای مبتنی بر انتشار احتمال اشکال

دسته چهارم روشهایی هستند که در آنها با استفاده از احتمال سیگنالها، احتمال انتشار خطا به خروجیهای اصلی و فلیپفلاپهای مدار محاسبه می گردد. از آنجایی که که این روشها نیاز به شبیه سازی اشکال ندارند، دارای سرعت بسیار بالایی هستند.

یک روش تحلیلی برای محاسبه ی نرخ محو شدن منطقی خطای نرم با استفاده از انتشار احتمال اشکال در سال ۲۰۰۵ ارائه شد [۴۳]. پیچیدگی این روش خطی بوده و به شکل بسیار قابل توجهی در مقایسه با روش تزریق اشکال آماری سریع تر عمل می کند. اما در این روش تأثیر محو شدن الکتریکی و زمانی و همچنین انتشار اشکال در سیکلهای متوالی در نظر گرفته نشده است.

مقالهای در سال ۲۰۱۱ برای تخمین نرخ خطای چندرخدادی در مدارهای ترکیبی ارائه شد که بر پایه احتمالات و انتشار احتمال بروز خطای چندرخدادی بنا شده است [۴۴]. روش ارائه شده در این مقاله در مدارهای

<sup>11</sup> Boolean Satisfactory

سندی خو ب

ترتیبی و ترکیبی در یک یا چند سیکل ساعت کارکرد مدار قابل اعمال است. روش پیشنهادی از انواع مدل های اشکال تک رخدادی و چند رخدادی گذرا در مدارهای ترکیبی و ترتیبی پشتیبانی می کند و عوامل تضعیف خطای نرم شامل پوشش منطقی، پوشش الکتریکی و پوشش زمانی در آن لحاظ شده اند. به این منظور یک مدل تحلیلی برای تزریق و انتشار خطای نرم تک رخدادی و چند رخدادی گذرا ارائه شده است. این مدل شامل روش انتخاب محل های تزریق، دستگاه احتمالی نگه داری اشکال و روابط مدل سازی عوامل پوشش دهنده خطای نرم در دستگاه می باشند. براساس مدل ارائه شده الگوریتمی برای تحلیل و انتشار خطای نرم در سطح مدار پیشنهاد شده است که بر اساس این الگوریتم روابط تخمین نرخ خطای نرم استخراج گشته اند. برای تحلیل خطای نرم در سطح مدار، یک مدل احتمالاتی جدید برای خطای نرم ارائه شده است که در آن خطاهای نرم تک رخدادی گذرا و چند رخدادی گذار با دقت بالا پیاده سازی شده است. نتایج بدست آمده نشان می دهد که تنها ۲/۵ درصد اختلاف نرخ خطای بدست آمده با نتایج حاصل از شبیه سازی تزریق اشکال به عنوان حالت مرجع متفاوت است. این تفاوت کوچک در مقابل بهبود ده هزار برابری سرعت بدست آمده است. که از لحاظ زمانی بسیار مطلوب می باشد. نکته کوچک در مقابل بهبود ده هزار برابری سرعت بدست آمده است. که از لحاظ زمانی بسیار مطلوب می باشد. نکته ای برای تخمین دقیق تر خطای نرم می بایست به آن توجه داشت اثر جایابی بر روی این معیار است که تمامی روش های مذکور از جمله این مقاله این اثر را بواسطه این که هنوز جایابی صورت نگرفته است در نظر نمی گیرند، این در حالی است که تغییرات جایابی در نرخ خطا می تواند بسیار تعیین کننده باشد.

# ۵.۵.۳ تخمین نرخ خطای نرم آگاه از تغییرات ساخت

روشهای مبتنی بر شبیه سازی مونت کارلو<sup>۴۱</sup> قدمت زیادی در تحلیلهای آگاه از تغییرات ساخت دارند. این روشها تاثیر تغییرات بر روی یک یا چند ویژگی در مدار را برای ارزیابی یک پارامتر طراحی بررسی مینمایند؛ بدین صورت که مقادیر مختلفی که ویژگیهای یک مدار ممکن است داشته باشند به آن اعمال میشود و برای هربار تخصیص مقدار به آن ویژگیها، ارزیابی پارامتر طراحی انجام میگیرد. این فرآیند تا جایی ادامه می یابد که تعداد نمونههای تخصیص یافته به اندازه کافی ماهیت تغییرات ویژگیهای مدنظر را پوشش دهند.

با بروز پدیده تغییرات فرآیند ساخت در مدارهای دیجیتال، محققان به منظور بررسی اثرات این پدیده بر طراحیها از این رویکرد در تحلیل پارامترهای مختلف طراحی، از جمله بارآوری ساخت و توان مصرفی بهره بردهاند.

\_

<sup>&</sup>lt;sup>fr</sup> Monte Carlo

از جمله اولین کارهایی که اثر تغییرات ساخت بر نرخ خطای نرم مدارهای ترکیبی را در نظر گرفته است در سال ۲۰۰۷ ارائه شد [43]. در این کار به منظور تحلیل نرخ خطای نرم در مدارهای دیجیتال از چارچوب -SEAT لما استفاده شده است. SEAT-LA از روشی استفاده می کند که به طراحیهای مبتنی بر کتابخانههای سلولی اعمال می شود. این کتابخانهها از نظر نرخ خطای نرم توصیف شدهاند. به منظور مدل سازی تغییرات درون تراشهای، اعمال می شود. این کتابخانهها از نظر نرخ خطای نرم توصیف شدهاند. به منظور مدل سازی تغییرات درون تراشهای تحلیل نرخ خطای نرم روی دو مدار محک با اعمال تغییرپذیری تصادفی روی ولتاژ آستانه برای قطعات مختلف و با رویکردی مبتنی بر شبیه سازی مونت کارلو انجام گرفته است. یک توزیع نرمال برای ولتاژ آستانه با میانگین و انحراف معیار مشخص در نظر گرفته شده است. هر بار که ولتاژ آستانه به هر کدام از قطعات موجود در مدار تخصیص داده می شود، مدار برای تخمین نرخ خطای نرم شبیه سازی می گردد. این کار با نقاط ضعف جدی روبه رو است. در این روش از شبیه سازی برای مدل کردن تغییرات ساخت استفاده شده که از نظر زمان اجرا بسیار زمان برده و برای مدارهای بزرگ مقیاس پذیر نخواهد بود. علاوه بر این در شبیه سازی تغییرات ولتاژ آستانه از تخصیص تعداد کمی ولتاژ آستانه مختلف به اجزای مدار استفاده شده است که موجب می شود شبیه سازی را بسیار غیر دقیق نموده و مزیّت شبیه سازی یعنی داشتن دقت را به صورت جدی تحت تاثیر قرار دهد.

در کنار روشهای مبتنی بر شبیهسازی مونت کارلو روشهای دیگری تلاش دارند با ارائه رویکردهای تحلیلی، موازنه قابل قبولی بین دقت و سرعت تحلیلهای خود فراهم کنند. در مقالهای در سال ۲۰۰۷ از رویکردی آماری به منظور مدلسازی، تولید و انتشار یک خطای نرم گذرا در مدارهای ترکیبی استفاده شده است [۴۶]. به این منظور، ابتدا وقوع یک اشکال گذرا به صورت یک پالس ساده در نظر گرفته می شود. با عبور پالس گذرای تولید شده از دروازه بعدی در مدار با توجه به خصوصیات الکتریکی آن دروازه، ارتفاع پالس گذرا در خروجی دروازه بعدی تعیین می شود. به این ترتیب، پالس گذرای تولید شده و انتشار یافته بر اساس مدل سادهای که وابسته به طول کانال است، مدل می شود. تغییرپذیری طول کانال در یک ترانزیستور که مورد اصابت این ذره قرار گرفته است، منجر به تولید پالسهای محتمل متفاوتی می گردد و در نتیجه ارتفاع پالس گذرا به عنوان یک متغیر تصادفی مدل می شود؛ یعنی بخاطر تغییرپذیری که در پارامتر طول کانال لحاظ شده است و وابستگیای که ارتفاع پالسهای گذرا به طول کانال دارند، امکان تولید پالسهای گذرای متفاوتی وجود دارد که ارتفاع این پالسها با کمک یک متغیر تصادفی با توزیع نرمال مدل می شوند. البته در این روش، فرضهای محدود کنندهای در نظر گرفته شده است. یکی از این فرضها این است که تنها برخوردهایی لحاظ شدهاند که توسط ذراتی با سطح انرژیهای ثابت است. یکی از این فرضها این است که تنها برخوردهایی لحاظ شدهاند که توسط ذراتی با سطح انرژیهای ثابت نیاز خواهد داشت. علاوه بر این، ارزیابی انجام شده تنها برای یک منبع از بین منابع متعدد تغییرپذیری انجام گرفته است.

در مقاله دیگری در زمینه تحلیل نرخ خطای نرم در مدارهای ترکیبی با در نظر گرفتن اثر تغییرپذیری ارائه شد [۴۷]. در این پژوهش منابع تغییرات ساخت به صورت متغیرهای تصادفی با توزیع نرمال در نظر گرفته

شدهاند. علاوه بر این، ارتفاع و عرض پالس اولیه نیز با متغیرهای تصادفی با یک توزیع نرمال توام مدل می شوند. تأخیر انتشار هر دروازه منطقی و همچنین عرض و ارتفاع پالس خروجی هر دروازه منطقی، با یک تابع خطی از تغییرات پارامترهای ساخت مدلسازی می شود. برای تخمین نرخ خطای نرم، از چارچوبی مبتنی بر نمودارهای تصمیم گیری دودویی و تصمیم گیری جبری استفاده شده و محاسبات با استفاده از مدل خطی سازی شده تأخیرها انجام می گیرد. به منظور تعیین پارامترهای لازم برای مدل سازی انتشار پالس در مدار، از پیش توصیف دروازهها با استفاده از شبیه سازی تأخیر دروازهها و همچنین پارامترهای ساخت از اِعمال یک روش رگرسیون غیرخطی به نام مدل سازی پالس خروجی دروازهها برحسب پارامترهای ساخت از اِعمال یک روش رگرسیون غیرخطی به نام مدل سازی سطح پاسخ با بر روی نتایج به دست آمده از شبیه سازی HSPICE استفاده می گردد. در گام بعدی، به دلیل خطی سازی تأخیر دروازهها و انتشار پالسهای گذرا، با استفاده از محاسبات آماری می توان ضرایب پالس منتشر شده بعد از هر دروازه را به دست آورد. برای محاسبه نرخ خطای نرم، بایست با استفاده از طول و عرض پالس ضورت و هم در مخرج آن متغیرهای تصادفی با توزیع نرمال وجود دارد. به جهت رسیدن به یک مقدار مشخص صورت و هم در مخرج آن متغیرهای تصادفی با توزیع نرمال وجود دارد. به جهت رسیدن به یک مقدار مشخص برای وقوع خطا در خروجی مدنظر از بسط تیلور آن کسر استفاده می شود.

لازم به ذکر است که این پژوهش با نقاط ضعفی نیز روبهرو است. در این مقاله تأخیر دروازهها به صورت تابعی خطی از پارامترهای دروازهها مدل شدهاند که مدل غیردقیقی است. این عدم دقت پس از لحاظ خطیسازی در فرآیند تولید و انتشار پالسها بیشتر تأثیرگذار خواهد شد. علاوه بر این، مشکلی که روشهای مبتنی بر نمودارهای تصمیم گیری جبری در رابطه با عدم مقیاس پذیری دارند، در این مورد نیز صدق می کند.

\_

<sup>&</sup>lt;sup>¿†</sup> Response Surface Modeling

# ۴ چالشهای موجود

در این بخش به بررسی چالشها پیشرو در حوزه خطاهای نرم و بویژه خطاهای چند رخدادی پرداخته خواهد شد. با توجه به این که مبحث خطاهای چندرخدادی نسبت به خطاهای تک رخدادی از عمر کمتری برخورداراند، بنابراین می توان نقاط ضعف بیشتری در مقایسه با کارهای مرتبط با خطاهای تک رخدادی نیز ارائه نمود.

مطابق آنچه بیان شد اکثر روشهای موجود جهت بهبود قابلیت اطمینان مبتنی بر افزونگی سختافزاری هستند. در این میان پژوهشهایی که روش پیشنهادی خود را با ابزارهای شبیهسازی سه بعدی تحلیل و آزمایش کردهاند از قدرت و دقت بالاتری برخوردار بودند. در ادامه به بررسی کاستیهای موجود در پژوهشهای مرتبط با تاکید بر خطاهای چند رخدادی پرداخته میشود.

یکی از آثاری که در لایه فیزیکی در اغلب پژوهشها مورد بررسی قرار نگرفته است بحث اندازه ذره باردار است. در پژوهشهای انجام شده اکثراً تنها اثر انرژی ذره مدنظر بوده است، این در حالی است که اندازه ذره تاثیر زیادی در خطاهای چند رخدادی دارد. ذرات بزرگ تر ترانزیستورهای مجاور بیشتری را تحت تاثیر قرار خواهند در نتیجه ذاتاً احتمال رخداد خطای چندتایی برای ذرات بزرگ محتمل تر است.

از دیگر نکات بررسی نشده در لایه فیزیکی می توان به زاویه برخورد ذره اشاره نمود که در پژوهشهای پیشین صرفاً برخورد ذره در نظر گرفته شده است. این در حالی است که زاویه برخورد ذره تاثیر زیادی در نوع خطاهای چند رخدادی دارد.

زمانبر بودن، پیچیدگی استفاده و عدم دسترسی به ابزارهای شبیه ساز فیزیکی سه بعدی اغلب موجب ساده سازی محققان و در نتیجه کاهش دقت در نتایج شده است.

یکی از مواردی که بسیار حائز اهمیت است نحوه ارزیابی نرخ خطا<sup>۴۴</sup> میباشد. چرا که بواسطه تاثیر موارد متعددی اعم از مدار مورد بررسی، بردار ورودی مدار، همپوشانی خطا توسط سایر گیتها و غیره، تخمین دقیق این مقدار بسیار دشوار خواهد بود. از طرفی اطلاعات چینش نیز تاثیر بسزایی بر خطاهای چند رخدادی دارد که پس از مرحله جایابی مشخص خواهد شد، بنابراین این موضوع نیز تخمین نرخ خطا را سخت میکند. بنابراین در نظر گرفتن اثر چینش در روشهای پیشنهادی میتواند راه حلی دشوار اما قابل دستیابی جهت حصول نتایجی مناسب باشد.

\_

<sup>&</sup>lt;sup>ff</sup> Soft Error Rate

در بررسی خطای نرم یکی از تفاوتهای مهم در مدارها مرتبط با نوع مدار یعنی ترکیبی یا ترتیبی بودن آن است. از آنجایی که مدارهای ترتیبی ساختارهای مشخص و شناخته شدهای دارند، بنابراین میتوان با بررسی جامع بر روی اغلب حالات، مدار ترتیبی را مقاوم نمود. در مقابل مدارهای ترکیبی دارای ساختاری مشخص نبوده و میتوانند بهجهت پیادهسازی هر عملکردی کاملاً متفاوت باشند؛ بنابراین مقاومسازی این ساختار غیرهمگن سختی ارائه یک روش کلی با سربار مناسب را دو چندان مینماید.

از سـوی دیگر تحقیقات نشـان میدهند که برای دستیابی به تکنولوژیهای کوچکتر نیاز به تغییر از فناوری CMOS به سـمت فناوری FinFET است. بنابراین به عنوان یک چالش جدید میتوان به تعمیم روشهای موجود برای فناوری CMOS در فناوری FinFET اشاره نمود.

نهایتاً توجه به مصالحه بین سه فاکتور توان، مساحت و تاخیر در روشهای پیشنهادی در عین دستیابی به نتایج مطلوب از نظر اتکاپذیری را میتوان به عنوان چالش پیشروی دیگری برشمرد.

## ۵ جمعبندی

امروزه با بالا رفتن فرکانس کاری مدارات زیرمیکرون، کاهش ولتاژ منابع تغذیه و کوچک شدن اندازه ترانزیستورها، رخداد اشکلات ناشی از تشعشات یون بیش از گذشته مورد توجه قرار گرفته است. ذرات باردار پرانرژی میتوانند باعث ایجاد جریان لحظهای، و تغییر مقدار خروجی مدارها شوند. این اشکالها را میتوان بسته به تعدادشان به خطاهای تک و چند رخدادی تقسیم کرد.

چالشهای بسیاری در زمینه اشکلات چند رخدادی وجود دارد. این چالشها شامل نحوه و نوع مدلسازی مدار، نحوه به کارگیری افزونگی و سختسازی مدار و نوع برخورد با اثرات جانبی حاصل از به کارگیری افزونگیها میباشد. ارائه راهکارهای موثر در جهت رفع این چالشها، یکی از مهمترین نیازهای طراحان در این زمینه است.

بررسی روشهای پیشین نشان می دهد که راهکارهای موجود تنها توانستهاند برخی از چالشها را حل نمایند. و در تمامی این پژوهشها، می توان جای خالی بررسی فیزیکی مدارها را احساس نمود. پیادهسازی فیزیکی می تواند مدل دقیقی از رفتار ذره را نشان داده و تصمیم گیری برای استفاده از افزونگی را راحت تر نماید. از سوی دیگر به علت عدم دقت در مدل سازی ذره، عموماً روشهای ارائه شده برای سختسازی مدارها دارای ضعفهای بسیاری هستند. شبیهسازیهای سطح مدار، عمدتاً از مدلهای بسیار ساده شده برای نمایش اثر ذرات باردار استفاده می کنند که همین عامل باعث کاهش اثر گذاری افزونگی به کار رفته می شود. بنابراین استفاده از روشهای بین لایه استفاده می کند، اهمیت یافته و به نتایج بهتری از نظر سربار تحمیل شده به مدار در مقابل میزان بهبود بدست آمده منجر خواهد شد.

- [1] Mukherjee, Shubu. Architecture design for soft errors. Morgan Kaufmann, 2011.
- [2] J. Furuta, K. Kobayashi, and H. Onodera, "Impact of Cell Distance and Well-contact Density on Neutron-induced Multiple Cell Upsets," *IEICE Transactions on Electronics*, vol. E98.C, no. 4, pp. 298–303, 2015.
- [3] S. Kiamehr, Cross-Layer Resiliency Modeling and Optimization, Ph.D. Dissertation, KIT, Karlsruhe, MA, 2015.
- [4] S. Lin, Y.-B. Kim, and F. Lombardi, "Analysis and Design of Nanoscale CMOS Storage Elements for Single-Event Hardening with Multiple-Node Upset," *IEEE Transactions on Device and Materials Reliability*, vol. 12, no. 1, pp. 68–77, 2012.
- [5] C. Xie, Z. Wang, F. Yan, L. Wu, and Y. Liu, "A Novel Nanoscale Staggered 6T SRAM Cell Layout to Mitigate Multiple Nodes Charge Collection Effect," *International Conference on Electric Information and Control Engineering*, pp. 75–77, 2011.
- [6] N. N. Mahatme, S. Jagannathan, T. D. Loveless, L. W. Massengill, B. L. Bhuva, S.-J. Wen, and R. Wong, "Comparison of Combinational and Sequential Error Rates for a Deep Submicron Process," *IEEE Transactions on Nuclear Science*, vol. 58, no. 6, pp. 2719–2725, 2011.
- [7] P. E. Dodd and L. W. Massengill, "Basic Mechanisms and Modeling of Single-Event Upset in Digital Microelectronics," *IEEE Trans. Nucl. Sci.*, vol. 50, no. 3, pp. 583–602, 2003.
- [8] T. Karnik, P. Hazucha, and J. Patel, "Characterization of Soft Errors Caused by Single Event Upsets in CMOS Processes," *IEEE Transactions on Dependable and Secure Computing*, vol. 1, no. 2, pp. 128–143, 2004.
- [9] P. Shivakumar, M. Kistler, S. Keckler, D. Burger, and L. Alvisi, "Modeling the Effect of Technology Trends on the Soft Error Rate of Combinational Logic," *International Conference on Dependable Systems and Networks*, pp. 389–398, 2002.
- [10] M. Fazeli, A. Patooghy, S. Miremadi, and A. Ejlali, "A Power Efficient SEU-Tolerant Latch Design for Deep Sub-Micron Technologies," *International Conference on Dependable Systems and Networks*, pp. 276–285, 2007.
- [11] P. E. Dodd, F. W. Sexton, and P. S. Winokur, "Three-Dimensional Simulation of Charge Collection and Multiple-bit Upset in Si Devices," *IEEE Transactions on Nuclear Science*, vol. 41, no. 6, pp. 2005–2017, 1994.
- [12] J. D. Black, P. E. Dodd, and K. M. Warren, "Physics of Multiple-Node Charge Collection and Impacts on Single-Event Characterization and Soft Error Rate Prediction," *IEEE Transactions on Nuclear Science*, vol. 60, no. 3, pp. 1836–1851, 2013.
- [13] S. Lin, Y.-B. Kim, and F. Lombardi, "Analysis and Design of Nanoscale CMOS Storage Elements for Single-Event Hardening with Multiple-Node Upset," *IEEE Transactions on Device and Materials Reliability*, vol. 12, no. 1, pp. 68–77, 2012.

- [14] J. Guo, L. Xiao, T. Wang, S. Liu, X. Wang, and Z. Mao, "Soft Error Hardened Memory Design for Nanoscale Complementary Metal Oxide Semiconductor Technology," *IEEE Transactions on Reliability*, vol. 64, no. 2, pp. 596–602, 2015.
- [15] R. Rajaei, B. Asgari, M. Tabandeh, and M. Fazeli, "Design of Robust SRAM Cells against Single-Event Multiple Effects for Nanometer Technologies," *IEEE Transactions on Device and Materials Reliability*, vol. 15, no. 3, pp. 429–436, 2015.
- [16] K. Katsarou and Y. Tsiatouhas, "Double Node Charge Sharing SEU Tolerant Latch Design," *IEEE 20th International On-Line Testing Symposium*, pp. 122–127, 2014.
- [17] R. Rajaei, M. Tabandeh, and M. Fazeli, "Single Event Multiple Upset Tolerant Latch Designs in Presence of Process and Temperature Variations," *Journal of Circuits, Systems and Computers*, vol. 24, no. 01, p. 155-169, 2015.
- [18] S. Campitelli, M. Ottavi, S. Pontarelli, A. Marchioro, D. Felici, and F. Lombardi, "A Multiple Node Upset Tolerant Flip-Flop for Highly Radioactive Environments," *IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems*, pp. 107–111, 2013.
- [19] S. Shambhulingaiah, C. Lieb, and L. T. Clark, "Circuit Simulation Based Validation of Flip-Flop Robustness to Multiple Node Charge Collection," *IEEE Transactions on Nuclear Science*, vol. 62, no. 4, pp. 1577–1588, 2015.
- [20] M. Ebrahimi, H. Asadi, R. Bishnoi, and M. B. Tahoori, "Layout-Based Modeling and Mitigation of Multiple Event Transients," *IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems*, vol. 35, no. 3, pp. 367–379, 2016.
- [21] C. Rusu, A. Bougerol, L. Anghel, C. Weulerse, N. Buard, S. Benhammadi, N. Renaud, G. Hubert, F. Wrobel, T. Carriere, and R. Gaillard, "Multiple Event Transient Induced by Nuclear Reactions in CMOS Logic Cells," *IEEE International On-Line Testing Symposium*, 2007.
- [22] V. Srinivasan, A. Sternberg, A. Duncan, W. Robinson, B. Bhuva, and L. Massengill, "Single-Event Mitigation in Combinational Logic Using Targeted Data Path Hardening," *IEEE Transactions on Nuclear Science*, vol. 52, no. 6, pp. 2516–2523, 2005.
- [23] S. Rezaei, S. G. Miremadi, H. Asadi, and M. Fazeli, "Soft Error Estimation and Mitigation of Digital Circuits by Characterizing Input Patterns of Logic Gates," *Microelectronics Reliability*, vol. 54, no. 6-7, pp. 1412–1420, 2014.
- [24] Y. S. Dhillon, A. U. Diril, and A. Chatterjee, "Soft-Error Tolerance Analysis and Optimization of Nanometer Circuits," *Design Automation and Test in Europe*, pp. 389–400, 2008.
- [25] Q. Zhou and K. Mohanram, "Gate Sizing to Radiation Harden Combinational Logic," *IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems*, vol. 25, no. 1, pp. 155–166, 2006.
- [26] R. R. Rao, D. Blaauw, and D. Sylvester, "Soft Error Reduction in Combinational Logic Using Gate Resizing and Flipflop Selection," *ACM international conference on Computer-aided design*, pp. 502–509, 2006.

- [27] W. Sheng, L. Xiao, and Z. Mao, "Soft Error Optimization of Standard Cell Circuits Based-on Gate Sizing and Multi-Objective Genetic Algorithm," *Design Automation Conference*, pp. 502–507, 2009.
- [28] R. Rajaei, M. Tabandeh, and M. Fazeli, "Low Cost Circuit-Level Soft Error Mitigation Techniques for Combinational Logic," *Scientia Iranica*, vol. 22, no. 6, pp. 2401–2414, 2014.
- [29] A. Calomarde, E. Amat, F. Moll, and A. Rubio, "A Single Event Transient Hardening Circuit Design Technique Based on Strengthening," *International Midwest Symposium on Circuits and Systems*, pp. 821–824, 2013.
- [30] M. Ebrahimi, A. Evans, M. B. Tahoori, E. Costenaro, D. Alexandrescu, V. Chandra, and R. Seyyedi, "Comprehensive Analysis of Sequential and Combinational Soft Errors in an Embedded Processor," *IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems*, vol. 34, no. 10, pp. 1586–1599, 2015.
- [31] S. N. Pagliarini and D. Pradhan, "A Placement Strategy for Reducing the Effects of Multiple Faults in Digital Circuits," *International On-Line Testing Symposium*, pp. 69–74, 2014.
- [32] M. Ebrahimi, H. Asadi, R. Bishnoi, and M. B. Tahoori, "Layout-Based Modeling and Mitigation of Multiple Event Transients," *IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems*, vol. 35, no. 3, pp. 367–379, 2016.
- [33] Y. Du, S. Chen, and B. Liu, "A Constrained Layout Placement Approach to Enhance Pulse Quenching Effect in Large Combinational Circuits," *IEEE Transactions on Device and Materials Reliability*, vol. 14, no. 1, pp. 268–274, 2014.
- [34] A. H. El-Maleh and K. A. K. Daud, "Simulation-Based Method for Synthesizing Soft Error Tolerant Combinational Circuits," *IEEE Transactions on Reliability*, vol. 64, no. 3, pp. 935–948, 2015.
- [35] A. Sengupta and D. Kachave, "Generating Multi-cycle and Multiple Transient Fault Resilient Design during Physically Aware High Level Synthesis," *IEEE Computer Society Annual Symposium on VLSI*, pp. 75-80, 2016.
- [36] R. Ramanarayanan, V.S. Degalahal, R. Krishnan, K. Jungsub, V. Narayanan, Y. Xie, M.J. Irwin and K. Unlu, "Modeling Soft Errors at the Device and Logic Levels for Combinational Circuits," *IEEE Transactions on Dependable and Secure Computing*, vol. 6, no. 3, pp. 3007–3017, 2009.
- [37] Y.H. Kuo, H.K. Peng and C.H. Wen, "Accurate Statistical Soft Error Rate (SSER) Analysis Using a Quasi Monte Carlo Framework with Quality cell Models," *IEEE International Symposium on Quality Electronic Design*, pp. 831-838, 2010.
- [38] K. Ramakrishnan, R. Rajaraman, N. Vijaykrishnan, Y. Xie, M. J. Irwin and K. Unlu, "Hierarchical Soft Error Estimation Tool (HSEET)," *International Symposium on Quality Electronic Design*, pp. 680–683, 2008.
- [39] B. Zhang and M. Orshansky, "Symbolic Simulation of the Propagation and Filtering of Transient Faulty Pulses," Workshop on system effects of logic efforts, 2005.



- [40] N. Miskov and D. Marculescu, "Modeling and Optimization for Soft-Error Reliability of Sequential Circuits," IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Vol. 27, No. 5, pp. 803-816, 2008.
- [41] N. Mohyuddin, E. Pakbaznia and M. Pedram, "Probabilistic Error Propagation in Logic Circuits Using the Boolean Difference Calculus," *IEEE International Conference on Computer Design*, pp. 359–381, 2008.
- [42] S.Z. Shazli and M.B. Tahoori, "Using Boolean Satisfiability for Computing Soft Error Rates in Early Design Stages," *Microelectronics Reliability*, vol. 50, no. 1, pp. 149–159, 2010.
- [43] G. Asadi and M.B. Tahoori, "An Analytical Approach for Soft Error Rate Estimation in Digital Circuits," *IEEE International Symposium on Circuits and Systems*, vol. 3, pp. 2991–2994, 2005.
- [44] M. Fazeli, S. N. Ahmadian, S. G. Miremadi, H. Asadi, and M. B. Tahoori, "Soft Error Rate Estimation of Digital Circuits in the Presence of Multiple Event Transients (METs)," *Design, Automation & Test in Europe*, pp. 1–6, 2011.
- [45] K. Ramakrishnan, R. Rajaraman, S. Suresh, N. Vijaykrishnan, Y. Xie, and M. Irwin, "Variation Impact on SER of Combinational Circuits," *International Symposium on Quality Electronic Design*, pp. 911–916, 2007.
- [46] C. Zhao and S. Dey, "Modeling Soft Error Effects Considering Process Variations," *International Conference on Computer Design*, pp. 376–381, 2007.
- [47] N. Miskov-Zivanov, K.C. Wu, and D. Marculescu, "Process Variability-Aware Transient Fault Modeling and Analysis," *International Conference on Computer-Aided Design*, pp. 685–690, 2008.